Vivado 用户指南:逻辑仿真
judy 在 周五, 03/10/2023 - 10:06 提交本文提供了仿真进程以及 Vivado® Design Suite 中的仿真选项的概述
本文提供了仿真进程以及 Vivado® Design Suite 中的仿真选项的概述
本指南阐述了对 AI 引擎 graph 应用进行编译与仿真、使用 Vitis 工具流程来集成应用
Vivado® Design Suite 可提供围绕 IP 的设计流程,支持您将来自各种设计的 IP 模块添加到自己的设计中
Vitis AI Library 是一组高层次库和 API,专为利用深度学习处理单元 (DPU) 来高效执行 AI 推断而构建
使用本指南开发和评估针对VPK120板上的Versal® ACAP XCVP1202器件的设计。
本文详细描述了ZCU670板的功能。使用本指南可以在ZCU670板上开发和评估针对Zynq® UltraScale+™ RFSoC的设计。
赛灵思 Versal® 套件计算加速平台 (ACAP) 设计方法论是帮助 Versal 设计流程的一整套计算实践。这必须让用户进行这些设计的操作下载能力和复杂性,因此通过特定的步骤设计任务确保设计完成并成功完成。
赛灵思 Versal® 自适应计算加速平台 (ACAP) 设计方法论是旨在帮助精简 Versal 器件设计进程的一整套最佳实践。
本指南详细介绍Vivado®工具中Tcl脚本的使用,查询和修改内存设计的自定义流程。讨论了使用Tcl程序来定义和共享自定义命令。
本文档旨在介绍如何根据 Versal™ ACAP 架构的描述来使用赛灵思的 Xilinx Power Estimator (XPE)。