UltraScale 架构系统监控器用户指南
judy 在 周三, 04/19/2023 - 10:55 提交
AMD首款 ASIC 级架构,不仅支持数百 Gb 级的系统性能,在全线路速度下支持智能处理
AMD首款 ASIC 级架构,不仅支持数百 Gb 级的系统性能,在全线路速度下支持智能处理
本文档涵盖了以下设计进程:机器学习和数据研究——将机器学习模型从 PyTorch、TensorFlow
本文详细描述了VPK180评估板的功能
本文提供了仿真进程以及 Vivado® Design Suite 中的仿真选项的概述
本指南阐述了对 AI 引擎 graph 应用进行编译与仿真、使用 Vitis 工具流程来集成应用
Vivado® Design Suite 可提供围绕 IP 的设计流程,支持您将来自各种设计的 IP 模块添加到自己的设计中
Vitis AI Library 是一组高层次库和 API,专为利用深度学习处理单元 (DPU) 来高效执行 AI 推断而构建
使用本指南开发和评估针对VPK120板上的Versal® ACAP XCVP1202器件的设计。
本文详细描述了ZCU670板的功能。使用本指南可以在ZCU670板上开发和评估针对Zynq® UltraScale+™ RFSoC的设计。
赛灵思 Versal® 套件计算加速平台 (ACAP) 设计方法论是帮助 Versal 设计流程的一整套计算实践。这必须让用户进行这些设计的操作下载能力和复杂性,因此通过特定的步骤设计任务确保设计完成并成功完成。