本视频围绕 UltraScale 和 UltraScale+ 架构,回顾了 DFX 布局规划基本信息;并提供了通过创建更优化的布局规划来改善设计结果的策略和技巧。
视频
各位开发者小伙伴请听题:
请问,Vitis 从入门到实践需要几步?
这个过程比大家想象中简单
答案是:只需四“部”
为什么是四“部”?
答案马上揭晓
第一部:入门
认识 Vitis/Vitis AI
在第一部视频中,赛灵思公司机器学习产品营销高级经理罗霖(Andy Luo)为大家详细介绍了统一软件平台 Vitis/Vitis AI。Vitis...
赛灵思嵌入式处理产品组合中的赛灵思嵌入式软件堆栈组件简介。
作为最早采用 Versal ACAP 的企业,Keysight Technologies 展示了如何使用 Versal ACAP AI 引擎来加速 5G 及更高版本的高级分析。
Xilinx 提供基于命令行的实用工具 xbutil,它可用来与 Xilinx 加速器卡的用户功能进行交互。本视频将带您了解使用 xbutil 检查、报告并验证 Alveo 卡的基本步骤。
该演示将指导用户完成使用 Vitis™IDE 创建和执行 Linux 应用程序所涉及的步骤。
简要概述 Yocto Project, 以及如何将其用于构建面向 Xilinx 平台的嵌入式 Linux 发布。
使用可编程硬件技术来实现完整的发射链,以提高功率放大器的效率,通过可编程硬件技术实现完整的接收链,其中包括数字下变频以及与模拟前端和无线电设备控制器连接的接口。
通过视频了解如何使用 Xilinx SDK 创建 Linux 应用 。我们还将介绍和演示 SDK 特性 - 支持 Linux 应用开发和调试的全过程。过程快速简便。
了解 Xilinx HLS 技术如何使用可移植的 C 代码提取和实现任务并行。
本视频基于 developer.xilinx.com 上推出的文章
本视频简要介绍了 PetaLinux 工具开发与构建环境。 了解该工具如何帮助客户:(1) 构建面向 Xilinx 器件的 Linux 版本;(2) 快速评估 Xilinx 嵌入式平台。
Algo-Logic 演示了一个解决方案,其可在 ALVEO 卡上使用完全按照逻辑实现的键值存储 (KVS) 在电网中管理实时电能流动,ALVEO 卡是一个 FPGA 加速的数据采集系统,是一个求解能量方程的分析框架,仪表板可在互联城市中查看能源。 该系统不仅重点展示了 Algo-Logic IP 核的使用情况,而且还展示了 Algo-Logic 为期货交易提供的其它系统级解决方案,...
本演示不仅将指导用户在 Vitis IDE 中创建基本项目(平台、应用和系统),而且将探索创建应用、添加来源、构建可执行文件以及在评估板上运行应用的基础知识。
Eideticom 首席技术官 Stephen Bates 介绍了如何使用 NoLoad NVMe 计算存储处理器 (CSP) 加速基于 Lustre/ZFS 的并行文件系统。NoLoad CSP 不仅可通过卸载重要存储服务来加速 ZFS,而且还可利用部署在 Alveo U50 上的 Xilinx 高能效 FPGA。NoLoad Alveo U50 加速可通过一款高性能 AMD...
医疗设备监管机构定义的风险可通过对设备的电子产品/软硬件的稳健功能安全方法和网络安全要求的共享观点来管理,以实现目标操作。
本次网络研讨会将为医疗设备架构师和设计人员介绍用于工业自动化及其它高可靠性市场的功能安全性和网络安全性方法,以及 Xilinx 技术用于医疗设备设计流程基于风险管理的环节的原理,其可在加速上市进程的同时,创建更稳健的设计。
Xilinx 在其 Zynq...
面向工业物联网(IIoT)的产品必须灵活应变。创建平台的架构功能和了解当前状况的功能对于现代产品都是至关重要的。凭借足够的处理性能,可提升生产力,并可提升灵活性来支持 "lot size=1" 之类的方案。
SICK AG 展示了其获得安全认证的全新 nanoScan3 超小型激光扫描仪,该扫描仪建立在针对 ISO 13849 PLd, Cat 3 设计的单芯片 Zynq® Z-7020...
该视频介绍了如何在 Vitis 命令行流程中进行 GDB 调试。视频前半部分简要介绍了流程。简介之后有一个有关在 Vitis 中进行 GDB 调试的演示。
IBM PowerAI Vision 可简化 AI 模型的构建与部署过程,无需 AI 专业技术,便可实现图像分类和对象检测等功能。 现在,您可使用 IBM PowerAI Vision 通过 Xilinx Alveo U50 灵活应变的加速卡来加速推断。 IBM PowerAI Vision 使用 Xilinx Vitis AI 与 FPGA 集成,因此不必成为 FPGA 开发人员,...
在网络培训、大数据和 ML 研究三方面快速发展的推动下,所谓“深度学习”正迅速成为主流。这种说法在嵌入式视觉应用中体现得最为明显,其最终目的是教会机器“领会”。嵌入式视觉应用的范围似乎是无穷无尽的,从确保生产线零缺陷的机器视觉摄像头,到监控交通、检测盗窃和灾难的杆装“智慧城市”摄像头,再到将您在网上购买的东西直接送到家门口的机器人,无所不包。 然而,卷积神经网络 (CNN) 推断计算成本极高,...
现代数据中心正在迅速发展。在这种情况下,部署强大灵活的基础架构的需求从未如此迫切。展示 Xilinx Alveo 如何处理苛刻的数据中心工作负载。
文章转载自: PYNQ开源社区微信公众号
内容提要:
基于PYNQ软件框架,你只需要了解Python,就可以基于Xilinx可编程SoCs(片上系统)开发自己的可重构嵌入式系统,而不必精通Verilog等硬件设计语言。PYNQ是一个开源软件框架,通过基于浏览器的开发环境和Python语言,使可编程SoC更易于使用,也更便于新的开发者上手使用,同时还可以帮助有经验的开发者更高效地创建...
通过视频简要了解整个 Xilinx 嵌入式处理产品组合中 Xilinx嵌入式软件堆栈中的组件。
自定义 RTL Verilog 代码可以替换 HLS 项目中的 C 函数。 然后,通过 JSON 文件并使用 ap_ctrl_chain 协议将 RTL 编织到其余 C 代码中,以管理 RTL 和 C 代码之间的数据事务。
Zynq® UltraScale+™ RFSoC ZCU216 评估套件配备第三代业界唯一单芯片自适应射频平台,是快速原型设计和 RF 应用开发的理想平台。该视频介绍了 ZCU216 评估套件提供的重要板载组件和配件。此外,通过 RF 数据转换器评估工具的演示,表明 ZCU216 评估套件是面向硬件和软件用户的综合开发平台。
指导 SDK 用户如何将现有 SDK 项目迁移至 Vitis™ 统一软件环境
本视频由 Baicells(佰才邦) 在 2019 MWC 上展示其面向 NR 加速及同步的 O-RAN 和 TIP Open RAN PCIe 加速卡,以及面向 O-RAN 的室内 Radion Hub。
本视频以 Alveo 加速卡为例,教您快速开始使用赛灵思 Vitis 开发软件进行开发。
在本视频教程中,您将了解 Aveo 加速卡的 Vitis 基本流程,以及如何使用 Vitis 分析仪分析编译结果。
如果您想开发面向最先进技术和协议的下一代最快速、最安全的网络,请跟随 Xilinx 高级产品线经理 Mike Thompson,了解 Versal ACAP 器件中的集成功能。 Versal Premium ACAP 器件集成了 112G PAM4 收发器、预构建的以太网和 OTN 连接核心、加密引擎、PCIe Gen5 和大型 FPGA 架构,以最大程度地降低功耗,加速产品上市。
本视频由赛灵思公司 SerDes 系统工程和应用高级总监 Chris Borrelli 向您详细介绍 Versal Premium 系列的技术特性。
体验 Xilinx 面向网络与云加速所推出的全球带宽最高、计算密度最高的自适应平台。最新的 Xilinx ACAP 提供了功耗优化网络硬核的突破性集成,可实现最高速、最安全的网络 。Versal™ Premium 系列旨在解决高带宽网络在散热条件和空间受限的环境下运行的挑战,并满足云提供商的计算需求。
图像信号处理器 (ISP) 是照相机和摄影机内部的数据处理模块,可将摄影机图像传感器的原始输出转换为我们熟悉的图片和视频。
虽然 ISP 最初是使用数字信号处理器 (DSP) 实现的,但当前需要的高性能视频标准为该功能定制了硬件模块。缺点是,只有销量最大的市场才有理由定制专用硬件。因此,现代 ISP 现在只是整个系统控制器的子模块,也叫专用标准处理器 (ASSP)。这些 ASSP...
GigaIO 的 FabreX 是采用纯 PCIe 技术的新一代网络架构。在 SC19 上,GigaIO 演示了几项应用,其可通过服务器、内存、IO 和加速卡(FPGA、GPU 等)的可组合性,实现性能、可扩展性、效率及更高资源共享利用率的卓越水平。结果优化了机架和集群系统的性能,并显著降低了总体拥有成本。利用创新的 GigaIO FabreX 架构,数据中心可以缩放其系统性能,...
Ouster 是一家面向自动驾驶汽车、机器人、安全和地图绘制的领先高分辨率激光雷达传感器供应商,在拉斯维加斯 2020 国际消费电子展上展示了其全系列由 Xilinx 技术提供支持的数字 LiDAR 传感器。Xilinx 汽车解决方案总监 Paul Zoratti 采访 Raffi Mardirosian,介绍了 Xilinx FPGA 技术在 Ouster LiDAR 架构中的应用。
了解如何使用 Vivado HLS 可视化数据流设计的专用波形。这些波形轨迹有助于确认数据流已实现的并行性。
该视频展示了使用 16T16R ZCU216 评估套件在 6 GHz 频率下 RF-DAC 和 RF-ADC 的出色性能。
Vitis™是Xilinx推出的统一软件平台,可实现在 Xilinx 异构平台(包括 FPGA、SoC 和 Versal ACAP)上开发嵌入式软件和加速应用,它由优化的 IP、工具、库、模型和示例设计组成,Vitis 以高效易用为设计理念,适用于在 Xilinx硬件平台(包括边缘器件和Alveo卡)上进行人工智能推断,使 Xilinx FPGA 和 ACAP 充分发挥人工智能计算加速的潜力...
Vitis™ AI开发环境是 Xilinx 的开发平台,适用于在 Xilinx 硬件平台(包括边缘器件和 Alveo 卡)上进行人工智能推断。它由优化的 IP、工具、库、模型和示例设计组成。Vitis AI 以高效易用为设计理念,可在 Xilinx FPGA 和 ACAP 上充分发挥人工智能加速的潜力。本次我们很荣幸邀请到张帆博士给大家带来Vitis AI V1.0 工具的详细介绍Ⅰ...
欢迎了解赛灵思在 2019.2 版中为嵌入式软件环境带来的新特性和更新!
现代ML算法不透明,易碎,并且容易受到数据中毒和篡改以及各种干扰的影响。 向在现实世界系统中部署AI的转变要求我们评估ML算法是否安全,强大和安全。 加入我们的行列,我们考虑这些问题可能如何对您的系统的性能和行为产生巨大和出乎意料的影响。
本次会议将侧重于Xilinx器件在汽车系统体系结构中的作用,以及有关SAE自动驾驶第1级,高级驾驶员辅助系统(ADAS)到第5级,全自动(即自动驾驶)的相关技术要求。
归根结底,所有加速运行时都从根本上执行三个相关任务:内存分配,内存迁移和计算顺序。 在那把伞下隐藏了很多功能! 在本节中,我们将深入研究Xilinx运行时,以研究硬件加速的“软方面”的细微差别和表达能力。
本次会议将涵盖行业专家提供的一套全面的设计和约束方法,以加快产品上市时间,最大化设计密度并在Xilinx平台上提高性能。 您将有机会了解最新的Vivado实施功能,编译时间减少流程以及自动QoR建议。
Xilinx统一软件环境应用程序如何使它从最初的硬件设计变为现实? 在本课程中,我们将介绍与第三方框架,Python API和绑定的集成,用于微服务部署的容器化(包括Docker和Kubernetes)以及其他相关主题。
有了这么多的灵活性,我们如何利用Xilinx统一软件工具的所有功能来最好地应对应用程序挑战? 在本课程中,我们将研究这些工具适用于所有三个不同的工作流程:AI引擎软件开发,传统的仅CPU的软件开发和硬件加速。
创建特定于域的体系结构的能力是Xilinx设备的主要优势,但不要只局限于应用程序的一个方面!在本次会议中,我们将讨论Vitis的端到端应用程序加速潜力,包括AI流程以及使用Xilinx硬件加速的Vitis库的复杂系统的组成。
在本视频中,赛灵思向世界隆重推出了 Xilinx 统一软件平台。该平台不仅仅是一个编译器,而是一个面向 Xilinx 器件的所有软件开发的集成开发环境 - 从 AI 引擎到嵌入式系统,再到数据中心的高性能算法加速。
在Versal架构中可用于编程,测试和部署AI引擎加速的应用程序的工具概述。 除了基本的编程模型外,我们还将研究仿真和验证流程以及将AI引擎集成到您的总体设计架构中。
本演讲视频将介绍从云到边缘的 Xilinx 全新统一 AI 平台。视频将涵盖通过剪枝器、量化器、编译器和运行时的基本工具流程,以直接从TensorFlow 等框架实现 AI 推断。
在本视频中,您将了解使用 Versal ACAP 器件进行 AI 推断的优势,以及如何将神经网络模型映射至异构架构 - 包括 AI 引擎、自适应引擎和标量引擎。课程还将介绍支持直接从 TensorFlow 等行业标准框架进行 AI 模型推断的软件堆栈。