视频

通过本次研讨会,了解所提供的不同层次的抽象,查看通过使用 Vitis 库启动设计的演示预演并了解您可实现的性能优势。
学习如何在 ZCU104 评估板上使用 VCU、DPU 和 PL 来构建和运行视频分析示例应用。
学习如何在 Vitis 环境中使用 Ultra96-V2 开发板进行开发。
了解 Xilinx 如何通过 Vivado ML 中的动态可重配置功能助力实现资源的高效利用。
本视频展示了如何使用智能模型选型示例开始使用 VVAS。
VVAS 是一个完整的软件堆栈,用于在所有 Xilinx 平台上构建基于 AI 的智能视频分析解决方案!在短短几周内实现从概念到实时部署。
Xilinx 提供了一个基于命令行的自包含实用程序,称为 xclbinutil。 您可以将其用于 Xilinx 加速器二进制容器文件(.XCLBIN)。本视频将带您了解使用 xbutil 检查、报告并修改 xclbin 内容的基本步骤。
对一个全新的加速应用程序有激动人心的想法吗? 在2021年赛灵思自适应计算挑战中展示它吧! 免费的赛灵思硬件将提供给参赛者!查看更多:https://www.hackster.io/contests/xilinxadaptivecomputing2021
Xilinx 多任务模型旨在同时完成不同的图像感知任务,同时实现高性能和高效率。凭借 MTLv3 模型,以及在 Vitis AI 的助力下,现可实现面向车辆检测、车道检测、分割、可行驶区域检测和深度评估的 5 个任务,基于一个模型,在边缘实时速度运行。
本视频介绍了如何在Amazon EC2 F1实例上面向全球进行加速应用的开发和部署。
变革性的高性能应用设计似乎令人望而却步,但凭借自适应计算,您可优化硬件以实现更高的效率,并以超出预期的速度将创新成果推向市场。本视频将为您揭晓...
超越 CPU 及 GPU 性能的Vitis加速应用 C++ 内核开发实例
了解嵌入式软件(如 Linux、Xen Hypervisor 和免费实时操作系统)在 2021.1 发布周期中的新特性,以及构建工具(如 Yocto 和 PetaLinux)和 VCU 软件的最新信息。该视频将详细介绍在该发布周期中所有的新增功能与修改内容。
通过 Vitis 实现高级 RTL 内核集成
本视频介绍怎样使用Vitis平台实现自适应计算。
本视频介绍了深度学习算法在赛灵思7nm Versal板卡上的优化与部署。 吗,。
在 XTD 活动现场,赛灵思资深 RF 和高速专家顾永国深入讲解了基于 Pynq-RFSoC 框架的开源可视化测试设备。
在 XTD 活动现场,赛灵思软件及人工智能市场经理郭冰清讲解了两款基于 Kria SOM 平台的 demo 演示,包括实时人脸检测,以及多路 ReID 边缘加速计算盒。
Xilinx 的 16nm FPGA、SoC 和 7nm Versal™ ACAP 以硬化模块及软 IP 形式提供多种架构组件,这使得它们成了设计新一代安全设备的理想之选。这些 IP 包括高速串行解串器和多速率接口 IP,例如硬化 MAC、PCIe® 接口和内存控制器等。
了解如何在 Versal™ACAP 设计中增加功耗和环境约束,以及如何利用 Vivado® Design Suite 的功耗和时序分析功能。
软件和 AI 营销副总裁 Ramine Roane 将讨论行业趋势,并带您了解最新的 Xilinx 解决方案和最新产品介绍。了解 Xilinx 自适应平台如何提高加速计算的标准。
Xilinx 器件及 Vitis/Vitis AI 解决方案可为众多应用加速,包括视频处理、图像预处理、AI 推断以及内存带宽优化等。在本视频中,我们将演示如何使用 Xilinx ZCU104 开发人体检测应用。我们不仅将展示 Vitis AI 堆栈如何实现高速度、高精度和高性能,而且还将展示如何使用 Vitis HLS 库、DRM 以及 V4L2 等工具实现进一步优化。
在软件和硬件开发过程中,我们经常要使用到版本控制系统,也就是 Version Control。在这个视频中,简要介绍如何使用git在Vitis IDE中进行版本控制,并做一个简短的演示。
本视频介绍了魔视智能最新一代遥控泊车(RPA)软硬件一体系统解决方案。该方案采用赛灵思Zu2作为主芯片,能够接4路环视摄像头、12路超声波传感器,遵循ISO26262功能安全开发,符合车规要求。本系统集成了多个神经网络,充分利用芯片优势,解决用户在泊车中的痛点,保证了系统安全可靠。
本视频介绍宏景智驾和赛灵思一起打造的面向高等级自动驾驶系统解决方案。
本视频介绍深圳市艾为智能有限公司的CMS及BSD方案
Versal™Premium 系列符合 PCIe® 规范修订版 5.0,并且通过每条通道每秒 32 千兆次传输的速度支持全部链路速率。该视频演示了 Versal Premium ACAP 中面向 PCIe 的两个可用子系统,这在下一代网络和云基础架构中至关重要。
本视频介绍雪湖科技基于赛灵思FPGA推出的LiDAREYE解决方案。
本视频描述了 Vitis AI 安装说明、如何设置环境、以及如何安装 Vitis AI 目标板的依赖项。
Versal Premium HSC 或高速加密块可为 Versal 系列带来高达 400G 的 AES-128/256 加密和解密功能。 在本演示中,我们将展示 HSC 模块的功能以及它与其它硬 IP 协作的原理并快速演示该模块本身在当前硬件中的工作情况。
了解如何将动态区域放置在动态区域内,以扩展 Dynamic Function eXchange 设计的灵活性和效率。
使用 Alveo U30 软件开发者套件 (SDK) 在一天内启动开发。观看视频,快速上手。
为专用硬件架构设计神经网络,是近年来的热门话题,特别是在边缘器件上。在本次演讲视频中,您将了解如何借助 Once-for-All 神经网络,以低成本形式为 Xilinx 普及型 AI 平台 Vitis AI 搜索和部署高效率模型。 OFA 是一种 AutoML 方案,可自动设计高效、紧凑的神经网络架构,匹配 FPGA 资源,与常规移动神经网络架构相比,可将 FPGA 的利用率提高 50%。...
Xilinx 器件及 Vitis/Vitis AI 解决方案可为众多应用加速,包括视频处理、图像预处理、AI 推断以及内存带宽优化等。在本视频中,我们将演示如何使用 Xilinx ZCU104 开发人体检测应用。我们不仅将展示 Vitis AI 堆栈如何实现高速度、高精度和高性能,而且还将展示如何使用 Vitis HLS 库、DRM 以及 V4L2 等工具实现进一步优化。
Xilinx 推出 Versal™ HBM 系列,在单个平台上融合了高速存储器、安全连接和自适应计算,面向计算最密集、内存受限、高带宽应用。
Versal Premium 通过全新的 GTM SERDES 提供了 112G PAM4。 本视频对此项技术进行了概述, 并演示了 SERDES 运行于直接连接铜缆。
Xilinx 的 16nm FPGA、SoC 和 7nm Versal™ ACAP 以硬化模块及软 IP 形式提供多种架构组件,这使得它们成了设计新一代安全设备的理想之选。这些 IP 包括高速串行解串器和多速率接口 IP,例如硬化 MAC、PCIe® 接口和内存控制器等。此外,Xilinx 器件还可提供业界一流的最新内存架构,其可为流程分类提供软搜索 IP,因此最适合网络安全与防火墙应用。
了解块设计容器及其兼容性。
在本视频中,我们展示了在 XCZU47DR 器件的双模块中使用两个 5GSPS ADC 的 10GSPS ADC 性能。
当今的设计突破了器件容量和性能的极限,常常为及时满足设计目标带来艰巨的挑战。了解 UFDM(超快设计方法)的最新发展,这是一系列基于工厂专家经验的最佳实践,在过去几年里他们帮助客户解决了最棘手的设计收敛问题,并获得了最佳结果质量。同时,还可了解非常实用的 Vivado 综合与实现技巧,以提升生产力。
软件和 AI 营销副总裁 Ramine Roane 将讨论行业趋势,并带您了解最新的 Xilinx 解决方案和工具。了解 Xilinx 自适应计算如何提高加速应用的标准。
Xilinx Zynq RFSoC 系列最新成员的视频演示:RFSoC DFE 或数字前端。在视频中,我们将展示在没有 CFR 和 DPD 模块的情况下, Zynq DFE 的 ACLR 和 EVM 性能。
O-RAN Alliance 开放前传接口允许网络运营商使用来自不同供应商的 DU (Distributed Unit) 和 RU (Radio Unit)。参加本次研讨会,了解 Xilinx 和 Cisco 如何利用 Keysight 的 Open RAN Studio 解决方案来验证具有 CPRI 接口的 [仿真] 传统无线电单元的运行和性能,以及 Xilinx 大规模 MIMO O-RU...
该演示展示了 Xilinx DPD v11 如何管理 GaN PA 的长期存储存应。该演示使用 Wolfspeed 的 39dBm GaN PA,展示了长期存储存应如何影响光谱发射掩模 (SEM) 和误差矢量幅度 (EVM)。看看 DPD v11 全新长期存储管理功能如何纠正这些不足。
本视频简要介绍了 Vitis AI 1.3 工具链,其中包括支持框架的量化器和编译器,并演示了设计流程。
基于 Xilinx Versal 的波束成型解决方案可在 Xilinx 7nm Versal 平台上逐步实现 5G FR1( 7.125GHz 以下)64T64R/32T32R 波束成型解决方案。
了解 Abstract Shell 如何大幅缩短 Dynamic Function eXchange 设计多用户环境的编译时间并增强设计安全性。
了解如何在 2021.1 中大幅简化 IP 版本控制
如今,计算机视觉和图像处理在医学成像、ADAS、机器人、IIoT、监控与视频流媒体服务等广泛应用领域无处不在,而且也是 AI 视觉解决方案端到端处理流水线的重要组成部分。这些应用程需要一种能够满足实时性能和灵活性要求的解决方案,在满足高能效的同时,管理一系列帧分辨率和灵活应变的吞吐量要求。Xilinx 平台的架构提供了理想的解决方案,满足您在边缘和数据中心的视觉系统要求。 Vitis™...
Xilinx推出具有突破性技术的 Vivado ML 以加速设计收敛并提升 QoR,以及先进的 DFX 功能,可实现时间计算的创新形式。