跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
技术
借助Zynq UltraScale+ RFSoCs缩短设计周期同时最小化风险
当面对一个项目计划时,你最后一次听到“需要多长时间就花多长时间”或者“如果第一次不成功,不要担心,你总能搞定的”这些话大概是什么时候的事?很可能从来就没有过。随着FPGA变得越来越强大,处理的任务范围也越来越广,缩短设计周期并且最小化风险变得前所未有的重要
2019-01-30 |
Pentek
,
QuartzXM
设计采用目标器件的切换
如果你已经有了一个设计并且想将这个设计移植到另一款目标器件上,这篇文章将帮助你确定这种转换所应遵循的步骤。这篇文章不会涉及与原设计完全不同的转换方式,从底层组件来看并非完全不同的。对于这种转换你应该遵循特定的转换指南,比如UltraScale系列转换为Versal系列器件,这篇文章的主题就是这种转换的方法,转换的方式通常是相似的。
2019-01-28 |
Versal
MIPI系列之“D-PHY”
本篇主要介绍MIPI物理层规范中的D-PHY,主要包括D-PHY的架构、操作模式、电气特性等。
2019-01-28 |
MIPI
,
D-PHY
UltraScale+ GTY 读取 DMON 输出与 IBERT 之间不同的自适应环路代码
在读取 IBERT 的自适应环路代码时,出现了与 DMONITOROUT 的期望值不同的值。
2019-01-25 |
GTY收发器
从赛灵思FPGA设计流程看懂FPGA设计
利用XilinxISE软件开发FPGA的基本流程包括代码输入、功能仿真、综合、综合后仿真、实现、布线后仿真与验证和下班调试等步骤。如下图所示
2019-01-25 |
FPGA设计
弄清FPGA基础 -- 复位设计
一开始接触到FPGA,肯定都知道”复位“,即简单又复杂。简单是因为初学时,只需要按照固定的套路——按键开关复位,见寄存器就先低电平复位一次,这样一般情况可以解决99%的问题,甚至简单的设计,就不可能有问题。复杂是因为复位本身是对大规模的硬件单元进行一种操作,必须要结核底层的设计来考虑问题
2019-01-25 |
FPGA复位
年后找工作?这60道硬核 Python 面试题你不得不看
1. Python 的特点和优点是什么? 答案:略。 2. 什么是lambda函数?它有什么好处? lambda 函数是一个可以接收任意多个参数(包括可选参数)并且返回单个表达式值的函数。 lambda 函数不能包含命令,它们所包含的表达式不能超过一个。不要试图向lambda函数中塞入太多的东西;如果你需要更复杂的东西,应该定义一个普通函数,然后想让它多长就多长。...
阅读详情
2019-01-24 |
python
MIPI系列之“M-PHY”
本篇主要介绍MIPI物理层规范中的M-PHY,主要包括M-TX和M-RX状态机、M-PHY的配置流程、M-PHY的电气特性等。MIPI M-PHY专为需要快速通信通道以实现高分辨率图像,高视频帧速率和大型显示器或存储器的数据密集型应用而设计。它是一种多功能PHY,为工程师提供配置选择和跨行业平台开发的能力,以有效地解决多个市场
2019-01-24 |
MIPI
,
M-PHY
【Vivado仿真 】Vivado 设计套件版本的支持性第三方仿真器
本文列出了能够与 Vivado 设计套件联用的支持性第三方仿真器。
2019-01-22 |
Vivado仿真
,
仿真器
,
每日头条
以太网系列之“Drive Side接口”
本文主要介绍以太网Drive Side接口(MAC和PHY之间的接口),也被称为MII(Media Independent Interface),支持从10M到100G的不同应用场合,主要包括MII、RMII、SMII(Cisco Systems Specification)、SSMII、S3MII、GMII、RGMII、SGMII、QSGMII(Cisco Systems...
阅读详情
2019-01-22 |
以太网
,
Drive-Side接口
在多通道宽带射频系统中通过低压差分信号传输数据总线实现大型射频数据共享
现今,使用FPGA技术进行射频数据信号处理已经非常普遍,因为该技术可实现高速计算能力。通常情况下,处理大量RF数据需要部署的FGPA资源越来越多。因此,FPGA模块会跨多个处理子系统进行部署。借助FlexRIO FPGA模块和LVDS数字接口模块,ST Kinetics成功地设计并实现了一个解决方案
2019-01-22 |
FPGA技术
,
LVDS数据总线
,
FlexRIO
Xilinx原语ODDR的使用
在介绍ODDR之前,我们先简单了解一下OLOGIC。OLOGIC块在FPGA内的位置紧挨着IOB,其作用是FPGA通过IOB发送数据到器件外部的专用同步块。OLOGIC 资源的类型有OLOGIC2(位于HP I/O banks)和OLOGIC3(位于HR I/O banks)。
2019-01-22 |
Xilinx
,
ODDR
以太网系列之“Line Side接口”
本文主要介绍以太网Line Side对外接口,也被称为MDI(Media Dependent Interface),包括电口和光口。其中光模块主要针对10G以下的,10G以上的本文就不做介绍了。
2019-01-21 |
以太网
Xilinx FPGA的配置模式
本文主要介绍Xilinx FPGA的配置模式,主要包括Master/Slave模式,Serial/SelectMAP模式,JTAG模式等。其中7系列只有Logic部分,其配置相关功能引脚全部连接到FPGA端的特定bank上;Zynq 7000系列既有PL部分,也有PS部分,其JTAG从PL侧引出,其余配置相关引脚全部从PS侧引出
2019-01-18 |
Xilinx FPGA
7 种简洁 Python 语法,教你码出一手好代码
Python 是一门用途广泛、易读、而且容易入门的编程语言。但同时 python 语法也允许我们做一些很奇怪的事情。
2019-01-16 |
python
‹‹
138 中的第 118
››