基于CNN的图像超分辨率
judy 在 周一, 03/11/2024 - 14:43 提交
本文介绍对超分辨率卷积神经网络 (SRCNN) 的三种实现方式
本文介绍对超分辨率卷积神经网络 (SRCNN) 的三种实现方式
Xilinx的DDR控制器——mig core在FPGA的设计中还是一个比较大的话题
Vitis Unified IDE使用“System Device Tree (SDT)”将硬件元数据从Vivado传递到 Vitis
每个工程下面都有一个生成vivado的脚本,用于重建vivado工程
颁奖典礼将表彰苏博士在推动高性能和自适应计算领域创新方面做出的贡献
本文介绍高层次综合HLS在深度学习领域中取得的成果
AMD发布了Spartan系列的最新力作——Spartan™ UltraScale+™ FPGA系列
在 2023.2 版的全新 Vitis Unified IDE 中,不再生成 DeviceID 作为索引参数用于独立 BSP 驱动程序内的
Versal AI Edge VE2302器件拥有应用处理单元双核Arm Cortex-A72、实时处理单元双核Arm Cortex-R5F
在技术计算领域,客户对设计和分析工作负载有更加苛刻的要求