All node

基于CNN的图像超分辨率

本文介绍对超分辨率卷积神经网络 (SRCNN) 的三种实现方式

Xilinx 7系列FPGA DDR控制器——mig使用总结(IP生成)

Xilinx的DDR控制器——mig core在FPGA的设计中还是一个比较大的话题

如何在 Vitis Unified IDE 中启用 SDTGEN 挂钩

Vitis Unified IDE使用“System Device Tree (SDT)”将硬件元数据从Vivado传递到 Vitis

AMD Versal AI Edge 自适应计算加速平台之准备工作(1)

每个工程下面都有一个生成vivado的脚本,用于重建vivado工程

AMD Lisa Su 荣获 2024 年imec 创新奖

颁奖典礼将表彰苏博士在推动高性能和自适应计算领域创新方面做出的贡献

​当代FPGA高层次综合的成果、机遇和挑战(一) - 深度学习篇

本文介绍高层次综合HLS在深度学习领域中取得的成果

AMD Spartan UltraScale+ FPGA系列顺应三大趋势 纵横边缘未来

AMD发布了Spartan系列的最新力作——Spartan™ UltraScale+™ FPGA系列

2023.2 Vitis Unified IDE独立应用移植详细信息

在 2023.2 版的全新 Vitis Unified IDE 中,不再生成 DeviceID 作为索引参数用于独立 BSP 驱动程序内的

ALINX 发布 AMD 首款 Versal AI Edge 自适应计算加速平台 SOM 及配套开发板

Versal AI Edge VE2302器件拥有应用处理单元双核Arm Cortex-A72、实时处理单元双核Arm Cortex-R5F

采用AMD 3D V-Cache技术的第四代AMD EPYC处理器为技术计算赋能

在技术计算领域,客户对设计和分析工作负载有更加苛刻的要求