All node

加速 AI 推断的三个关键因素

AI 已经开始改变我们生活的方方面面,推动了显著的社会进步。从自动驾驶汽车到 AI 辅助医疗诊断,我们正处于一个真正的变革时代的开端。但是,有机遇就会有挑战。AI 推断作为采用经训练的机器学习算法开展预测的过程,无论是部署在云端、边缘还是终端,都要求在严格的功耗预算下提供优异的处理性能。

定了!AMD 350亿美元收购赛灵思,国产FPGA春天来了!

据外媒报道,AMD表示,已经同意以350亿美元全股票交易收购赛灵思,这将加剧它与英特尔在数据中心芯片市场的竞争。AMD预计该交易将在2021年底完成,合并后的公司市值1300亿美元左右,将拥有13,000名工程师,采取全部外包的生产策略,主要依靠台积电进行生产。这两家美国公司已经从更加灵活的策略中获益,从受到内部生产困扰的英特尔手中抢夺市场份额。

Xilinx Zynq RFSoC DFE 为 5G 无线电大规模部署而生

Zynq RFSoC DFE 将硬化的数字前端(DFE)模块与灵活应变的可编程逻辑相结合,为涵盖低、中、高频段频谱的广泛用例打造了高性能、低功耗且经济高效的 5G NR 无线电解决方案。Zynq RFSoC DFE 在采用硬化模块的 ASIC 的成本效益与可编程与自适应 SoC 的灵活性、可扩展性及上市时间优势之间,实现了绝佳技术平衡。

创建 Vitis 加速平台第 3 部分:在 Vitis 中封装加速平台

这是《创建 Vitis 加速平台》系列的第 3 篇博文。在前文中,我们讲解了如何创建硬件和软件工程。在本文中,我们将讲解如何在 Vitis™ 中将所有这些工程封装在一起。

【视频】Xilinx 和 AWS 演示反洗钱监视列表管理

在本演示视频中,您将了解 Xilinx 和 AWS 如何打击洗钱活动。

观察 AXI4-Lite 总线信号

在《AXI-Lite 自定义IP》章节基础上,添加ila\vio等调试ip,完成后的BD如下图:加载到SDK,并且在Vivado中连接到开发板。
Trigger Setup,点击“+”,选择 AXI_WVALID,双击添加。设置 Radix 为 B,触发条件 Value 为 1。

【问答】Vitis 2019. - 对 VCK190 进行编程时出现 PLM 停止错误

Vitis 2019. - 对 VCK190 进行编程时出现 PLM 停止错误的问题解答。

2020 ASPENCORE Double Summits Registration/2020全球双峰会报名表


新型冠状病毒肺炎疫情的发生,又为2020年半导体行业的强劲复苏带来了不确定性。不过对企业来说,每次危机都同样可能是机会,疫情的爆发将会给人们的生产生活方式带来改变, 由此催生的新应用领域将会成为驱动半导体产业发展的新动力,引发更多的市场需求,并将推动集成电路产业国产化步伐加快。

ASPENCORE 第三届全球双峰会依然选择在全球包容性最强的深圳举办,邀请全球电子行业话语性最强的领袖人物聚集一堂,与全行业与会嘉宾和观众分享碰撞最热门的技术话题,助力电子行业从业者把握市场未来。

Please also send event invitations to my friends/colleagues:
请将本次会议的信息推荐给我的朋友/同事:

【视频】XtremeScale™ 网络适配器

本视频简要介绍了 XtremeScale 网络适配器的 X2 系列。

【问答】Vivado — 无法将静态区域或可重新配置模块中的 BUFG 直接连接至另一个可重新配置模块中的 BUFG

当使用 Dynamic Function eXchange(部分重新配置)流程时,该工具报告显示成功生成了比特流,没有 DRC 错误,但生成的部分比特流不正确。部分比特流下载后,时钟停止运行。