All node

5G发力,芯片巨头Xilinx逆势发布强劲财报

据外媒报道,近期芯片公司发布的财报大多表现暗淡,而FPGA芯片巨头Xilinx成为了行业的亮点:5G网络的早期建设推动了该公司营收增长,时间上早于分析师预期,而势头上也要好于预期。5G网络的速度是现有网络的100倍,预计将为设备和芯片厂商带来数十亿美元的收入。

设计采用目标器件的切换

如果你已经有了一个设计并且想将这个设计移植到另一款目标器件上,这篇文章将帮助你确定这种转换所应遵循的步骤。这篇文章不会涉及与原设计完全不同的转换方式,从底层组件来看并非完全不同的。对于这种转换你应该遵循特定的转换指南,比如UltraScale系列转换为Versal系列器件,这篇文章的主题就是这种转换的方法,转换的方式通常是相似的。

【XDF资料下载】AI 对 AI:在 FPGA 中为数据中心及端点自动生成深度神经网络加速器

AI 对 AI:在 FPGA 中为数据中心及端点自动生成深度神经网络加速器

UltraZed-EG PCIe Carrier Card 开发纪录: Hello Cortex-A53

在这篇文章中,我们将让这块开发板的 Cortex-A53 透过 AXIO_GPIO 模块,点亮板子上的 LED 灯,并且透过 ps_uart0 输出一些讯息。

MIPI系列之“D-PHY”

本篇主要介绍MIPI物理层规范中的D-PHY,主要包括D-PHY的架构、操作模式、电气特性等。

UltraScale+ GTY 读取 DMON 输出与 IBERT 之间不同的自适应环路代码

在读取 IBERT 的自适应环路代码时,出现了与 DMONITOROUT 的期望值不同的值。

从赛灵思FPGA设计流程看懂FPGA设计

利用XilinxISE软件开发FPGA的基本流程包括代码输入、功能仿真、综合、综合后仿真、实现、布线后仿真与验证和下班调试等步骤。如下图所示

优化 FPGA 利用率和自动测试设备数据吞吐量的参考设计

TIDA-01051 参考设计用于演示极高通道数数据采集 (DAQ) 系统(如用在自动测试设备 (ATE) 中的系统)经过优化的通道密度、集成、功耗、时钟分配和信号链性能。利用串行器将多个同步采样 ADC 输出与几个 LVDS 线结合

【XDF资料下载】FPGA 编译与加速的未来

FPGA编译与加速的未来

弄清FPGA基础 -- 复位设计

一开始接触到FPGA,肯定都知道”复位“,即简单又复杂。简单是因为初学时,只需要按照固定的套路——按键开关复位,见寄存器就先低电平复位一次,这样一般情况可以解决99%的问题,甚至简单的设计,就不可能有问题。复杂是因为复位本身是对大规模的硬件单元进行一种操作,必须要结核底层的设计来考虑问题