【视频教程】将 System Generator DSP 版用于 RFSoC
judy 在 周五, 04/19/2019 - 09:08 提交
观看本视频,了解和学习 Vivado System Generator for DSP 2018.3 版本中全新的超级采样率模块集(SSR)。它提供了与 Matlab 和 Simulink 集成的设计流程,以加速 Zynq UltraScale+ RFSoC 器件上高速 DSP 应用的设计和实现。
观看本视频,了解和学习 Vivado System Generator for DSP 2018.3 版本中全新的超级采样率模块集(SSR)。它提供了与 Matlab 和 Simulink 集成的设计流程,以加速 Zynq UltraScale+ RFSoC 器件上高速 DSP 应用的设计和实现。
近日,在第八届EEVIA年度中国ICT媒体论坛暨2019产业和技术展望研讨会上,赛灵思人工智能市场总监刘竞秀在现场为大家带来了“FPGA — 人工智能计算的加速引擎”的主题演讲,作为拥有中国/美国/欧盟/日本/韩国共45项专利申请的业界大咖,他精彩解读了当前人工智能落地的主要障碍,并给出了赛灵思的破解“方法论”
观看本视频,了解赛灵思 Model Composer 2018.3 版本中的重要更新。Model Composer 是一个利用 Vivado 高层次综合技术的 MathWorks Simulink 附加工具。视频将介绍包括控制设计吞吐量、在仿真过程中调试导入的 C/C++ 函数、以及如何使用自带的入门示例等内容。
Xilinx Zynq SoC提供了一个新的系统设计能力。本课程给经验丰富的系统架构师提供了如何在一颗芯片中架构一个Zynq SoC系统。主要介绍ARM® Cortex™-A9 processor-based处理系统和集成的可编程逻辑资源,可供系统设计师成功而有效的利用
Vivado® Design Suite 提供两种方法可加速产品上市进程,提高工作效率。可构建 Vivado 布局布线。在任何设计阶段处理任何类型的 ECO 问题,并可加快运行时间,确保时序收敛进程。
自适应和智能计算领域领导企业赛灵思公司(Xilinx), 将作为科技部特邀参展企业 ,携三大人工智能解决方案布展第七届中国(上海)国际技术进出口交易会。届时,赛灵思人工智能专家将提供现场演示。欢迎所有希望借助赛灵思灵活应变的平台解决方案加速实现创新应用的小伙伴们现场交流
NetQuest 是一家为实现网络监控提供网络监控和接入产品的知名供应商,在其优化的数太比特 OMX3200 系统中使用 Xilinx FPGA 进行 100G 网络包处理。OMX3200 可配置多达 4 个模块,每个模块都有自己的海量 FPGA
作者:张浩 ,来源:FPGA技术联盟
10. case,casez,casex语句
Verilog定义了case,casez和casex语句,用于做多种情况下的选择语句。
reg [1:0] sel;
reg [2:0] result;
在一年一度的中国电子ICT媒体论坛暨2019产业和技术展望研讨会上,机器人网与赛灵思(XILINX)进行了交流,了解到关于无人机方面可以采用FPGA快速实现无人机的视觉控制,早在2017年就与国内一厂商合作研发了无人机的手势控
首先告诉大家,我们所说的“路径”的是后者——trajectory。我们看一下这两种“路径”在机械臂的世界里有什么区别。