All node

从2.5到256 GT/s:PCIe二十年演进开启8.0时代

通过x16通道配置,PCIe 8.0的双向带宽将达到1 TB/s,为高带宽计算场景带来前所未有的性能空间

使用 Verilog 在 FPGA 上实现低通滤波器

在本文中,我们将简要探讨不同类型的滤波器,然后学习如何实现移动平均滤波器并使用 CIC 架构对其进行优化。

AMD 锐龙嵌入式助力 AI 零售结算解决方案

解决方案旨在帮助零售商增强客户满意度并减少盗窃

为什么DC-DC转换器应尽可能靠近负载的负载点(POL)电源?

效率和精度是两大优势,但实现POL转换需要特别注意稳压器设计。接近电源,这是提高电源轨的电压精度、效率和动态响应的最佳方法之一

贸泽开售适用于边缘计算和嵌入式应用的Altera Agilex 3 FPGA C系列开发套件

该套件提供支持8K视频的DisplayPort 1.4接口、适用于移动设备摄像头和显示屏的MIPI连接器,以及用于实现高效性能的LPDDR4内存。

新思科技HAPS助力Skymizer将AI加速器 IP开发验证周期缩短33%

Skymizer利用基于VP1902的新思科技HAPS技术,验证并演示其HyperThought AI加速器IP,充分发挥了HAPS的高性能执行与软硬件协同开发能力。

RFDC 应用流程 - 在 ZCU208 评估板上通过传统 Vitis 和 Vitis IDE 来运行 xrfdc_read_write_example

本篇博文演示了在 ZCU208 评估板上运行简单的 RFDC 示例的不同 Vitis™ 流程。此处使用的是 xrfdc_read_write_example,但并不限制您实现自己的应用

Agilex™ 3 与 Certus-N2 器件对比:基于 10 个 OpenCores 设计的正面对标性能测试

本文白皮书展示了对全新推出的 Agilex™ 3 FPGA 与 SoC 产品系列进行的严格基准测试方法与性能分析。该系列旨在为成本优化型应用提供高性能、高集成度和高可靠性。

边缘计算中的AI加速器类型与应用

人工智能正在推动对更快速、更智能、更高效计算的需求。然而,随着每秒产生海量数据,将所有数据发送至云端处理已变得不切实际。