Vivado中增量编译与设计锁定

所谓增量实现,更严格地讲是增量布局和增量布线。它是在设计改动较小的情形下参考原始设计的布局、布线结果,将其中未改动的模块、引脚和网线等直接复用,而对发生改变的部分重新布局、布线。这样做的好处是显而易见的,即节省运行时间,能提高再次布局、布线结果的可预测性,并有助于时序收敛。

【下载】用于 PCI Express v2.1 的 Versal ACAP CPM 模式产品指南 (v2.1)

本指南描述了配置为 PCI Express® 功能模式的 CPM 模块。

【ZYNQ Ultrascale+ MPSOC FPGA教程】第二十一章 PS端UART读写控制

在前面的实验中,大家或多或少会发现有打印信息的情况,主要是调用”xil_printf”或”printf”,但是通过什么打印信息呢?我们还记得打印信息之前设置了串口,是的,确实是串口,但这些函数是如何调用串口呢?其实我们可以在”xil_printf”函数定义中看到,注意outbyte函数就是调用UART打印的

EV 马达控制系统演示

SiC(碳化硅)具有减轻重量和驱动 EV 马达的功能,因此在电动汽车 (EV) 马达的发展中对碳化硅的需求越来越大。安森美的通用控制器板 (UCB) 解决方案包含灵活应变的 Zynq®-7000 SoC,可确保决定性的快速控制环路能够充分利用 SiC 的高开关频率。在自适应 Zynq-7000 SoC 的专用可编程逻辑中,可实现对高速马达的精确控制,展现高性能和高效率。

选择合适的工具——轻松玩转AI

启动人工智能应用从来没有像现在这样容易!受益于像Xilinx Zynq UltraScale+ MPSoC 这样的FPGA,AI现在也可以离线使用或在边缘部署、使用。瑞苏盈科核心板模块结合Vitis AI开发工具给用户提供了便利工具,可用于开发和部署用于实时推理的机器学习应用

【下载】Zynq-7000 SoC的安全启动应用说明(v2.2)

本文描述了如何使用Quad SPI和SD模式安全地启动Zynq®-7000 SoC,包括最佳使用RSA认证和AES加密。

Xilinx_A7_K7_V7系列Cadence符号库及PCB库

Xilinx_A7_K7_V7系列Cadence符号库及PCB库,包含的型号有XC7A100T-1FGG484I;XC7A200T-1FBG676I;XC7K325T-2FFG900I;XC7K410T-2FFG900I;XC7VX690T-2FFG1927I。原理图符号按照BANK建立,很规范。

【ZYNQ Ultrascale+ MPSOC FPGA教程】第二十章 PS端RTC中断实验

实时时钟(rtc)单元为系统和应用软件提供精确的时间基准。为了满足高精度的需要,实时时钟还包括校准电路,以补偿温度和电压波动。RTC 由 VCC-PSAUX 或 VCC-PSBATT 电源供电。当辅助电源可用时,RTC 使用它保持计数器活动。当辅助电源不可用时,RTC 自动切换到 VCC PSBATT 电源。

【视频】Vitis 系统集成实例演示

本视频展示Vitis系统集成的实例演示。介绍使用Vitis统一软件平台创建并集成RTL模块以及HLS内核的简单步骤。

姜鹏:为 5G 网络演进持续注入动力

2020 年,5G 商用进入新阶段,“5G+”科技开始融入百行百业。灵活应变的能力、开放的标准、 AI 和机器学习正持续推动 5G 网络演进发展。从 2021 年开始,随着新技术方法融入虚拟化分布式和中央单元,运营商有望更好地把控整体解决方案,从而以新服务加快 5G 商业化步伐