双Zynq MPSoC PS侧PCIe高速DMA互连
judy 在 周四, 10/16/2025 - 15:12 提交
手把手带你完成:环境搭建、硬件配置、驱动移植、系统编译到最终的上板测试验证,目标是帮你快速在你的MPSoC项目上实现类似的高速DMA互连!

手把手带你完成:环境搭建、硬件配置、驱动移植、系统编译到最终的上板测试验证,目标是帮你快速在你的MPSoC项目上实现类似的高速DMA互连!

PCI Express(PCIe)是第三代I/O总线标准,取代传统PCI/PCI-X总线成为现代数据采集系统的核心接口。其核心价值体现在:

Tx Presets 是 PCIe 发送端预定义的均衡设置,包括预加重(pre-emphasis)和去加重(de-emphasis)参数。该测试的目的是检查被测设备(DUT)在选择不同预设值时的表现情况。

今天熊猫君分享一个基于AMD AU15P FPGA的SLVS-EC桥PCIe设计方案。

本文将探讨随机化在 PCIe IDE 验证中的重要性,重点介绍它如何在确保数据完整性和加密可靠性方面发挥关键作用,同时也揭示了该过程的独特挑战。

在本文中,我们将讨论 PCIe 技术目前在生成式 AI 中的应用方式、PCIe 技术功能如何完美满足日益增长的 AI 需求

本文介绍PCIe IP核时钟结构、PCIe板卡时钟方案及复位设计相关内容。

为保证FPGA设备可以连接并被系统识别,本节讨论了PCIe基础规范和PCIe板卡电气规范的对FPGA配置时间具体要求。

本文对Xilinx 7 Series Intergrated Block for PCI Express PCIe硬核IP进行简要介绍

PCIe(Peripheral Component Interconnect Express)作为一种高性能的点对点串行通信协议,提供了多种复位机制