跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
技术
KR260 DPU配置教程2
上一篇博客中我们导出了platform的设计工程XXX.xsa
2024-01-10 |
KR260
,
DPU
,
每日头条
使用ILA IP、直接添加信号法和VIO进行调试
本章节主要学习了两种方法添加ILA以及ILA IP、VIO IP等调试工具的使用方法。
2024-01-10 |
FPGA
,
vitis2021.1
KR260 DPU配置教程1
在这篇博客中,我们将为 KR260 Vitis 加速平台创建硬件设计
2024-01-09 |
KR260
,
DPU
,
配置教程
,
每日头条
XILINX JTAG开发工具usb-jtag驱动安装
一般安装vitis(vivado)的过程中勾选了安装jtag cable驱动就会默认安装好jtag驱动
2024-01-09 |
JTAG
Modesim软件安装
不同的Vivado版本支持使用的Modesim版本不同,具体可查看Xilinx提供的文档UG973
2024-01-08 |
Modesim
AMD(Xilinx) vitis FPGA/SOC开发软件安装
Vitis 统一软件平台可实现在Xilinx异构平台上开发嵌入式软件和加速应用
2024-01-04 |
Vitis
,
软件安装
瞬变对AI加速卡供电的影响
本文将分析AI加速卡的供电网络要求
2024-01-03 |
AI技术
,
电源设计
,
供电
,
AI加速卡
逻辑门的三个“门”
通过适当地组合多个逻辑门,可以构建具有更重要功能的复合逻辑系统
2023-12-29 |
逻辑门
【FPGA】正确处理设计优先级--或许能帮你节省50%的资源
本文将介绍一种FPGA设计技术,该技术可以改变 FPGA 设计的规模大小和使用性能
2023-12-28 |
FPGA设计
实现一个鲁棒的微控制器到 FPGA SPI 接口: 第3部分 - FPGA 顶层模块
本文继续探讨微控制器(uC)到现场可编程门阵列(FPGA)接口
2023-12-27 |
微控制器
,
FPGA
,
SPI接口
实现稳健的微控制器到 FPGA SPI 接口: 第2部分 - 协议定义
本文将描述通信协议和相关帧的属性
2023-12-25 |
微控制器
,
SPI接口
,
FPGA
AI 引擎系列 8 - 运行时比率参数简介
在本文中,我们将讲解该参数如何影响 AI 引擎应用的资源使用率和性能。
2023-12-22 |
AI引擎
实现一个健壮的微控制器到 FPGA SPI 接口: 第1部分 - FPGA 的挑战
本文将探讨微控制器(uC)到现场可编程门阵列(FPGA)串行外设接口(SPI)
2023-12-22 |
微控制器
,
FPGA
,
SPI接口
AI 引擎系列 7 - 在仿真内通过追踪来可视化 AI 引擎事件(2022.1 更新)
本文将讲解如何生成追踪来观察计算图 (graph) 的状态
2023-12-21 |
AI引擎
,
仿真
深入分析:离散傅里叶变换(DFT)和快速傅里叶变换(FFT)
本文将深入分析离散傅里叶变换(DFT)和快速傅里叶变换(FFT)。
2023-12-20 |
傅里叶变换
‹‹
141 中的第 25
››