跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD Zynq™ UltraScale+™ RFSoC - RF Data Converter 资源
FPGA市场进入新拐点:Microchip降价背后的逻辑与风向
FPGA 大神 Adam Taylor 使用 ChipScope 调试 AMD Versal 设计
金融交易,你迟早也是要用FPGA的
过去 20 年里,金融交易领域风起云涌:电子交易、算法、智能订单路由器持续演进;高频交易( HFT )兴起;为追求增强收益而寻找更复杂搜索策略。伴随这些趋势,金融交易指令也经历了重大变化。无论使用或编写哪种算法,在降低时延、保持性能的同时提升算法精密度和准确度,总是不变的需求。毕竟,竞争永无休止。
2021-08-18 |
金融交易
,
Alveo加速器
,
FPGA
,
每日头条
【工程师分享】自动删除Xilinx的SDK/Vitis下软件(驱动程序)的旧版本的Linux脚本,便于Source Insight查看Xilinx的软件代码
Xilinx的开发工具SDK/Vitis都可以自动根据Vivado设计,创建软件工程,自动配置各个外部设备的驱动程序。为了兼容旧版本工程,SDK/Vitis里提供了多个IP版本的驱动程序。如果在SDK/Vitis的软件工程里查看代码,驱动程序都是正确的。
2021-08-17 |
Vitis
是德/赛灵思/思科展示4G LTE转5G Open Ran方案
是德科技(Keysight Technologies Inc.)日前与赛灵思(Xilinx)和思科(Cisco)共同展示一套创新的前传解决方案,可协助行动通讯业者从传统4G LTE网路,平顺地转移到5G开放式无线接取网路(O-RAN)。
2021-08-17 |
5G
,
Open-RAN
技术趋势推升组件要求 工业摄影机强化支持机器视觉
工业市场和医疗市场上的各类视觉应用,都期待摄影机的尺寸、速度、智能性和功耗水平能获得改善,特别是工业应用还对安全性、扩展温度效能和生命周期,有着更额外的要求。本文将探讨机器视觉、工厂自动化和机器人技术等应用中的部分此类需求。
2021-08-17 |
工业摄影机
,
机器视觉
,
SmartCamera
,
每日头条
通过 Vitis 实现高级 RTL 内核集成
通过 Vitis 实现高级 RTL 内核集成
2021-08-17 |
Vitis
,
RTL
利用BittWare FPGA解决方案构建NVMe Over Fabrics
自从非易失性存储器快车(NVMe)协议问世以来,数据中心客户广泛采用了这项新技术,它为存储应用带来了更高的性能和低延迟。NVMe的功能集使该技术成为市场上增长最快的存储解决方案。国际数据公司预测,到2021年,基于NVMe的存储解决方案将产生超过50%的与主外部存储出货量相关的收入
2021-08-16 |
BittWare
,
NVMe
,
FPGA加速
【 工程师分享】Versal AIE 上手尝鲜 2 -- Linux例程
最近陆陆续续有工程师拿到了VCK190单板。 VCK190集成了Xilinx的7nm AIE,有很强的处理能力。 本文介绍怎么运行Xilinx AIE的例程,熟悉AIE开发流程。
2021-08-16 |
Versal-AIE
,
Linux例程
,
VCK190
使用 Vitis 平台实现自适应计算
本视频介绍怎样使用Vitis平台实现自适应计算。
2021-08-16 |
Vitis
,
自适应计算
如何将ZCU106例程移植到自定义单板上(6)-测试文件编解码
软硬件系统构建好之后,VCU可以正常工作了。可以在VCU软件堆栈的不同层次上对VCU进行编解码,下面介绍一下使用VCU控制软件如何进行编解码。
2021-08-16 |
ZCU106
,
例程移植
【工程师分享】修改V4L2的Video Pipeline的devicetree
PetaLinux 能够根据Vivado的设计,自动生成V4L2的Video Pipeline的devicetree。但是它主要为Xilinx的VCU TRD服务,测试的组合比较少。很多时候,需要根据自己的工程,修改V4L2的Video Pipeline的devicetree。
2021-08-13 |
Petalinux
新药研发进入算力时代,赛灵思FPGA大显身手
在对抗疾病的战斗中,药物发挥了巨大的作用。因此,每找到一方对症的新药人类就赢得了一次对疾病的斗争!但是,新药的找寻和研究从来都是极其艰难和凶险的,中国古有神农氏尝百草寻药,但最后却被断肠草毒杀。到了近代,随着对药物的研究深入到分子层级,加上计算机的辅助,新药研制加速,但是平均下来仍然需要15年左右的时间以及20亿美元的投入。
2021-08-13 |
FPGA
,
赛灵思
,
Alveo加速卡
,
新药研发
用于 AI 推理的 VCK5000 产品简介
Xilinx VCK5000 Versal 开发卡基于Xilinx 7nm VersalACAP架构构建,专为高吞吐量AI推理和高性能计算应用而设计。VCK5000具有标准化的软件开发流程,可提供比当今服务器级CPU高100倍的计算能力,并且比当今服务器级GPU更好的MLPerf推理性能,是云加速和边缘计算应用的理想开发平台。
2021-08-13 |
AI推理
,
VCK5000
基于赛灵思 VCK5000 板卡的深度学习算法优化部署
本视频介绍了深度学习算法在赛灵思7nm Versal板卡上的优化与部署
2021-08-13 |
VCK5000
,
深度学习
开发者分享 | 约束调试案例分析-如何判断路径的 timing exception 约束来自哪里?
随着设计复杂度和调用IP丰富度的增加,在调试时序约束的过程中,用户常常会对除了自己设定的约束外所涉及的繁杂的时序约束感到困惑而无从下手。举个例子,我的XDC里面并没有指定set_false_path,为什么有些路径在分析时忽略了?我怎么去定位这些约束是哪里设定的?本文结合一个具体案例,阐述了如何追溯同一时钟域内partial false path的来源,希望为开发者的设计调试提供一些技巧和窍门。
2021-08-12 |
时序约束
,
Vivado
ALINX FPGA核心板SOM助力Facebook工程师开发开源自计时设备
大多数人可能没有意识到我们的设备在多大程度上是由时间驱动的,无论是你的手机、你的笔记本电脑还是网络服务器。在大多数情况下,设备保持准确的时间一直是一个深奥的苦差事,由有限的硬件制造商负责处理。虽然这些设备达到了它们的目的,但几位Facebook的工程师认为必须有一个更好的方法。
2021-08-12 |
ALINX
,
Facebook
,
Artix-7
,
PCI卡
‹‹
454 中的第 238
››