All node

基于AMD SOC的QT应用程序开发

本篇主要介绍如何在AMD的SOC器件上进行QT的开发调试

Vivado-TLC5620驱动教程

在FPGA处理完数字信号之后,我们有些情况下是需要将数字信号转变为模拟信号再输出的

快速上手DDR读写例程——DDR接口专栏(三)

本文将向大家介绍如何使用DDR IP核的Native接口来对DDR进行读写操作

AMD CEO 苏姿丰:预计今年下半年 PC 市场将随着 AI 需求的增长而复苏

预计 PC 市场将在今年下半年出现季节性增长

AMD公布2023年第二季度财报

​​AMD公布2023年第二季度营业额达54亿美元,毛利率46%

关于神经网络,你不得不知的三大要点

神经网络是一个具有相连节点层的计算模型,其分层结构与大脑中的神经元网络结构相似

Vivado 仿真器和代码覆盖率

编写 HDL 通常是 FPGA 开发中耗时最少的部分,最具挑战性和最耗时的部分可能是验证

AMD透露,AI芯片暴涨7倍

苏姿丰表示,AMD将在第四季度提高其MI300人工智能芯片的产量

千兆以太网FPGA原型验证解决方案-基于亚科鸿禹VeriTiger®系列原型验证平台

千兆以太网解决方案利用Xilinx提供的AXI_1G/2.5G Ethernet SubSystem IP核来实现MAC功能

节省编译时间系列 2: 使用增量实现

增量实现自从首次获得支持以来,不断升级演变,在此过程中已添加了多项针对性能和编译时间的增强功能