All node

JESD204B应用手册(一):什么是JESD204

2006年4月,JESD204标准的最原始版本诞生,该标准描述了数据转换器(ADC或DAC)和接收器(FPGA或者ASIC)之间的吉比特串行数据传输链路(link)。在这个原始标准中,一个或多个数据转换器与接收器之间的串行链路被定义为有且只有一条数据通道(lane)

你问我答:赛灵思新硬核 Versal Premium 圈粉的九个“秘密”

叮叮当铃儿响叮当

万众瞩目的 Versal Premium 正式亮相

先来看大家是如何评价它的 ↓

基于ZYNQ的机器视觉应用实例

用机器视觉技术取代人工,可以提供生产效率和产品质量,因此机器视觉技术广泛应用于工业检测(机械零部件的尺寸和位置测量)、机器人视觉、人脸识别、车牌识别、自动光学检查、无人驾驶汽车、追踪定位等领域

OFC 2020 展示 Versal Premium:用于最高带宽、最安全网络的 Versal ACAP

如果您想开发面向最先进技术和协议的下一代最快速、最安全的网络,请跟随 Xilinx 高级产品线经理 Mike Thompson,了解 Versal ACAP 器件中的集成功能

PYNQ经典项目分享之 - 超声测距

本项目介绍了超声波测距模块的使用,展示了如何将超声波测距模块测到的距离定量地表示在LED灯条上,会学习到PYNQ框架中对Microblaze软核编程的方法以及其它的PYNQ基本API使用。

test

fdsafdsafd
sa
fdsa

数据大爆炸时代,算力大缺口如何解决?

调查数据显示,2019 年区域流量容量提升了100 倍,带宽年复合增长率达到了 51%。面对流量洪峰、面对数据大爆炸,算力不足问题开始凸显并得到越来越多企业的重视。在这样的时代背景下,以出色算力提升企业运作效率的 FPGA 博得了诸多互联网公司的青睐

ZCU106 XRT PetaLinux工程分析【Xilinx Vitis】

在ZCU106 XRT环境搭建【Xilinx Vitis】中针对我本地的环境,以及ZCU106的需求,生成了最终使用的PetaLinux工程。PetaLinux工程的创建、编译都是使用脚本peta_build.sh 来完成的。这篇文章分析一下我本地的不同于ZCU102、ZCU104的区别。

ZYNQ入门实例——三种GPIO应用、中断系统及软硬件交叉触发调试

Xlinx的ZYNQ系列SOC集成了APU、各种专用外设资源和传统的FPGA逻辑,为ARM+FPGA的应用提供助力,降低功耗和硬件设计难度的同时极大提高两者间传输的带宽。之前在研究生课题中使用过ZYNQ搭建环路系统对算法进行板级验证

功耗性能,设计灵活性两手抓!Xilinx Zynq-7000电源时钟解决方案

如今随着技术的进步,各类嵌入式应用对于架构本身的设计灵活性与功耗性能比提出了更加严苛的要求。瑞萨电子推出了基于Xilinx Zynq-7000的电源时钟管理方案,通过集成了Xilinx基于28nm Artix®-7或Kintex®-7的可编程逻辑,从而实现了出色的功耗性能比与最大的设计灵活性