深入浅出玩转Xilinx Vivado工具实战设计技巧
judy 在 周五, 04/12/2019 - 14:11 提交
为了能让工程师尽快掌握最新的开发工具Vivado,加速产品更新及上市进程,依元素科技推出为期2天的Vivado高级培训班。培训中不仅有丰富的理论知识,还带有配套的动手实验和案例分析,通过理论与实践相结合,使学员能有效快速地掌握基于Vivado开发工具的设计流程及其设计技巧
为了能让工程师尽快掌握最新的开发工具Vivado,加速产品更新及上市进程,依元素科技推出为期2天的Vivado高级培训班。培训中不仅有丰富的理论知识,还带有配套的动手实验和案例分析,通过理论与实践相结合,使学员能有效快速地掌握基于Vivado开发工具的设计流程及其设计技巧
Xilinx AI 解决方案专家李达昌分享《基于赛灵思机器学习解决方案的视频分析应用》
介绍 Vivado® HLS 工具从 C 语言设计中抽象出来的端口级 AXI 接口协议。
作者:liuyayong
1、实验方案
图1 实验方案系统框图
2、具体步骤
2.1、vivado工程建立
①打开vivado集成开发环境,点击“Create Project”,如下图所示。
②点击“Next”,如下图所示。
安富利在成功推出其Ultra96开发板仅一年后,再次发布新的Ultra96-V2,为工业级人工智能(AI)和物联网(IoT)应用提供动力。安富利的Ultra96-V2配备了更新的无线电模块,使工程师能够将业务扩展到新市场,是智能家居、汽车、工业控制和许多其他应用的理想平台。
今天发布一个Vivado 下固化 FLASH的压缩和提高加载速度的技巧和方法。这个方法对于需要快速加载程序的场合特别有用比如PCIE 需要满足200MS的加载时间才能实现上电后系统能够识别到开发板。
7 Series FPGAs MultiBoot功能指让FPGA从2个或者多个BIT文件中加载一个BIT文件运行程序,所以它的2个主要应用如下:
1. 更新新的BIT时,当更新失败或BIT出错会返回使用之前好的BIT运行程序;
2. 在多个已知好的BIT之间,通过外部触发来切换加载的BIT实现不同功能。
该演示将展示 4G 和 5G 如何在融合接入网络上与 CPRI 和 eCPRI/RoE(以太网无线电)传输共存,并将突出展示利用支持 IEEE 802.1CM 的时间敏感性网络为优化网络设计实现的受控时延。
Xilinx 资深 AI 方案技术专家张帆在赛灵思技术日上分享《用赛灵思 FPGA 加速机器学习推断》
最近使用Xilinx 7系列690T芯片的多个GTX接口传输千兆以太网数据帧时,在某些的测试情况下个别GTX接口会出现少量丢帧的问题,最后通过实验发现是时钟的分配使用问题,具体而言是GTX接口的QPLL和CPLL的使用问题。