跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
博客
Xilinx_A7_K7_V7系列Cadence符号库及PCB库
Xilinx_A7_K7_V7系列Cadence符号库及PCB库,包含的型号有XC7A100T-1FGG484I;XC7A200T-1FBG676I;XC7K325T-2FFG900I;XC7K410T-2FFG900I;XC7VX690T-2FFG1927I。原理图符号按照BANK建立,很规范。
2021-01-21 |
PCB库
,
Cadence符号
Vivado生成bit流失败,怎么解决?
使用Vivado Runs基础结构时(例如,launch_runs Tcl命令),请将此命令添加到.tcl文件,并将该文件作为执行运行的write_bitstream步骤的预钩添加
2021-01-19 |
Vivado
Xilinx原语使用方法
Xilinx公司的原语按照功能分为10类,包括:计算组件、I/O端口组件、寄存器和锁存器、时钟组件、处理器组件、移位寄存器、配置和检测组件、RAM/ROM组件、Slice/CLB组件以及G比特收发器组件。下面分别对其进行详细介绍。
2021-01-18 |
Xilinx原语
Vivado IDDR与ODDR原语的使用
在数据的传输过程中,我们经常可以碰见双沿传输数据到FPGA,或者FPGA传输双沿数据给外部芯片,最常见的例子就是DDR芯片。这里说明一下,FPGA内部处理的数据都是单沿数据,那么双沿数据的变换只能发生在FPGA的IOB上面,这里有特定的硬件结构可以实验上面单沿变双沿的方法,也就是使用原语进行一些列的操作。
2021-01-15 |
Vivado
7系列FPGA上电配置流程
如果VCCO0连接至2.5V或3.3V,CFGBVS连接至VCCO0。如果VCCO0连接至1.5V或1.8V,CFGBVS连接至GND。建议bank0、bank14、bank15的VCCO电压一致,避免出现I/O Transition at the End of Startup
2021-01-13 |
7系列FPGA
Vivado硬件平台更新后Vitis工程如何快捷更新
Vivado硬件平台更新后Vitis工程如何快捷更新
2021-01-12 |
Vivado
,
Vitis
Zynq的启动与配置过程详解
初学 Zynq 的时候,都是按照惯例打开 Vivado 软件,然后实现 Zynq 可编程逻辑硬件部分PL的设置后,把硬件部署导出,再打开 SDK 进行 ARM 核的软件部分 PS 编程设计,最后再将硬件比特流文件(.bit)和软件的可执行链接文件(.elf)下载到 Zynq 开发板中,这样就可以对自己的软硬件设计进行调试和验证。
2021-01-08 |
Zynq
基于FPGA千兆以太网的开发(1)
在开发以太网接口的过程中经常看到 MII、RMII、GMII、RGMII等英文缩写名称。在开发接口前,先将这些名词搞清楚。
2021-01-08 |
千兆以太网
,
以太网接口
Xilinx AXI Interconnect
在 AMBA 系列之 AXI 总线协议初探 中,了解到 AXI 总线交互分为 Master / Slave 两端,而且标准的 AXI 总线支持不同的位宽,既然是总线,那么必须要支持总线互联,多 Master,多 Slave的场景
2021-01-07 |
AXI
AXI总线协议总结
在介绍AXI之前,先简单说一下总线、接口以及协议的含义。总线、接口和协议,这三个词常常被联系在一起,但是我们心里要明白他们的区别。
2021-01-06 |
AXI总线协议
Vivado之ILA详解
集成逻辑分析仪 (Integrated Logic Analyzer :ILA) 功能允许用户在 FPGA 设备上执行系统内调试后实现的设计。当设计中需要监视信号时,应使用此功能。用户还可以使用此功能在硬件事件和以系统速度捕获数据时触发。
2021-01-05 |
Vivado
,
集成逻辑分析仪
XILINX BMG (Block Memory Generator)
XILINX 系列的 FPGA ,如果想要做一个 RAM,有两种方式: 1、使用逻辑资源组成分布式 RAM,即 Distributed RAM 2、使用 XILINX 专用的 Block RAM,即 BRAM
2021-01-04 |
BRAM
,
Zynq-7000
正则表达式在Vivado约束文件(xdc)中的应用(转)
我在xdc文件中匹配目标的时候,在可行的情况下更倾向于使用正则表达式。本文就介绍一下我常使用的正则表达式和一些在Vivado中应用的特殊之处,同时也有个别自己尚未解决的问题。
2021-01-04 |
Vivado
,
XDC
如何读FPGA工程的编译报告?(转载)
规模稍微大一点的FPGA工程的警告和critical warning动辄两三千条,虽然其中包含大量的“无威胁”警告和重复警告,但是我觉得至少95%的程序隐患和设计问题都可以从这些报告中找到蛛丝马迹。
2020-12-30 |
FPGA工程
,
FPGA编译
Vivado 开发教程(四) 行为仿真
本文介绍如何在教程(三)基础上, 关联ELF输出文件并使用vivado对系统进行行为仿真。
2020-12-29 |
Vivado
‹‹
117 中的第 87
››