每日头条

借助 AMD 自适应 SoC 加速通过 ISO 13849 机械安全认证

有关安全特性的示例十分广泛,从拒绝错误的用户输入、在特定条件下立即停止输入,到发出的各类警报,再到向邻近设备发出指令,不一而足。

谈谈IBERT在串行高速接口测试中的使用

我们一直推荐用户在FPGA板卡硬件调试中使用IBERT测试transceiver,以便于排除电源、参考时钟和连接介质的问题,确保transceiver可以正常进行用户需要的高速串行设计调试。

为新时代高性能航天级 Xilinx FPGA 供电

Xilinx 的 20nm Kintex UltraScale™ XQRKU060 抗辐射现场可编程门阵列 (FPGA) 功能强大,足可实现全新的系统架构。

如何在VPK120上实现MRMAC以太网IP

本文以MRMAC IP为例,并在以太网IP的GT配置那页,选择GTM和156.25MHz时钟。

Vitis HLS 2021.1 GUI 中有哪些新功能?

Vitis HLS 的 2021.1 GUI 中添加了许多新功能。请参阅下面的详细信息。

入选 AAAI 论文的语义分割中跨数据集协同学习

AMD-赛灵思 AI 团队的论文能在激烈竞争中突出重围,其中一定蕴含着独特的创新与价值。我们与论文第一作者、AMD-赛灵思 AI 团队算法工程师王莉深度对话,为大家带来这份独家的论文解析。

2021赛灵思自适应计算挑战赛答疑会1-4集锦(Office hour 1-4)

2021赛灵思自适应计算挑战赛答疑会1-4集锦

【工程师分享】使用Xilinx PetaLinux ARM64 SDK,交叉编译第三方软件

以前为ARM64编译软件包,直接在Makefile里指定交叉编译器、sysroot的路径,就能成功编译。

Vitis AI 2.0 全新发布!

本篇文章将会介绍新产品特性,具体包括模型、软件工具、深度学习处理单元以及最新的性能信息。

手把手教你在Windows下用WSL运行Vitis/Vivado/Petalinux

想在Windows下完成Xilinx基于Linux的整套开发编译链?觉得虚拟机还是有各种不便?使用WSL2的时候遇到了各种问题?