AMD

在超过五十年的历史中,AMD(超威半导体)引领了高性能运算、图形,以及可视化技术方面的创新。全球数十亿计的人们、领先的 500 强公司,以及尖端科学研究所都依靠 AMD 技术来改善他们的生活、工作以及娱乐。AMD 员工致力于打造领先的高性能和自适应产品,努力拓宽技术的极限。成就今日,启迪未来。

AMD EPYC 嵌入式 9004 和 8004 系列处理器带来突破性能与能效

第四代 AMD EPYC 嵌入式处理器为网络、安全、存储及工业系统提供突破性能和能效

Versal DDRMC 如何使用Micron仿真模型进行仿真

Versal器件上DDR4硬核控制器DDRMC跑仿真时,按照IP的默认设置,在IP wizard中使能了“Internal Responder”

AMD 成本优化型产品,创新架构成就卓越设计

该系列器件采用先进互连架构,搭配出色外设以及高质量散热封装,为您的成本敏感型应用带来卓越性能。选择适合您当前和未来需求的器件。

借助第二代 AMD VERSAL 实现先进医疗成像

第二代 Versal™ 自适应 SoC 配备的处理系统可提供比前代至高多出 10 倍的标量算力性能,同时支持 DDR5 内存

CPM PCIE做RC时如何完成对复位信号的控制

本篇文章通过举例来说明,用户如何根据自己的硬件电路设计来实现对EP端复位的控制

如何在同一块开发板上测试GT远端环回

环回(loopback)是GT的一种特殊配置模式。可以把发送端的数据直通过自身PMA层或对方器件(不加进一步处理)后再转回给发送器件的接收端

利用 P4 与 Vivado 工具简化数据包处理设计

本白皮书概述了使用 VNP4 进行设计的优点。

AMD Vitis™ Unified Software Platform 2024.2 现已推出!

全新 AMD Vitis™ Unified Software Platform 2024.2 版本推出。系统架构师和开发人员可以借助新版本进一步提升其设计开发流程,同时提高整体系统性能

VCK190 Versal CPM QDMA EP Design 使用Set_Up_Debug示例

Versal CPM QDMA EP Design 默认状态下的Setup Debug流程及debug core 时钟,以Vivado 2024.1为例

AMD Vivado™ Design Suite 2024.2 现已推出!

AMD Vivado™ Design Suite 2024.2 全新推出,使用 AMD Versal™ Adaptive SoC 进行设计的重大改进