跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
边缘智能加速落地,AMD Spartan UltraScale+ FPGA正式量产出货!
基于AMD Versal器件实现PCIe5 DMA功能
AI 算力革命中,硬件辅助验证(HAV)如何点亮硬件加速之路?
开发者分享 | 如何使用 10G/25G 以太网 IP core 上的 1588 功能
以太网 IP 核的 1588 功能是用来实现,在 IP 内部为TX侧发送包打上发送出去这个时间节点的时间戳,以及获得 RX 侧收回来的包在 IP 接口处的时间戳。然而10G/25G 的 IP 例子工程没有提供演示,本文主要介绍了如何使用这个 IP 的 1588功能。
2021-04-01 |
以太网
,
IP核
,
每日头条
matlab与FPGA数字滤波器设计(4)—— Vivado DDS 与 FIR IP核设计 FIR 数字滤波器系统
本讲使用两个 DDS 产生待滤波的信号和matlab产生带滤波信号,结合 FIR 滤波器搭建一个信号产生及滤波的系统,并编写 testbench 进行仿真分析,第五讲、第六讲开始编写 verilog 代码设计FIR滤波器,不再调用IP核。
2021-04-01 |
Matlab
,
Vivado
,
FIR滤波器
Vivado HLS的接口描述
我们在进行HLS编译的时候会设置顶层文件,顶层文件中包括形参、返回值等等。这些映射到硬件电路中会产生信号,这些信号具体又遵循什么样的接口描述我们需要设置,这不仅可以帮助我们设置更优的约束条件使得编译出来的硬件电路更加完美,更重要的是可以让我们精确了解端口所遵循的时序
2021-04-01 |
Vivado HLS
【下载】使用 UltraScale和UltraScale+FPGA开发防篡改设计
本应用笔记提供了防篡改(AT)指南和实际案例,以帮助保护UltraScale™和UltraScale+™ FPGA启用的系统中可能存在的IP和敏感数据。
2021-03-31 |
XAPP1098
,
UltraScale
,
UltraScale+FPGA
赛灵思技术日深圳站报名开始了!
本次活动为 软件与AI专场,通过一系列详细的技术分享与案例解析,与观众面对面探讨更多 FPGA/SOC 领域的创新可能,助力 AI 与软件相关从业者迅速学习掌握赛灵思全新的 Vitis/Vitis AI 统一软件平台。活动也同步聚焦行业热点应用,并介绍针对性的解决方案。
2021-03-31 |
赛灵思技术日
【视频】探讨自动驾驶中的汽车架构
本视频将重点介绍高级驾驶辅助系统中的汽车架构和自动驾驶。
2021-03-31 |
自动驾驶
,
高级驾驶辅助系统
,
汽车架构
matlab与FPGA数字滤波器设计(3)—— Matlab 与 Vivado 联合仿真 FIR 滤波器
本讲使用matlab产生待滤波信号,并编写testbench进行仿真分析,在Vivado中调用FIR滤波器的IP核进行滤波测试,下一讲使用两个DDS产生待滤波的信号,第五讲或第六讲开始编写verilog代码设计FIR滤波器,不再调用IP核。
2021-03-31 |
Matlab
,
Vivado
,
数字滤波器
TVM编译器
TVM最大的特点是基于图和算符结构来优化指令生成,最大化硬件执行效率。其中使用了很多方法来改善硬件执行速度,包括算符融合、数据规划、基于机器学习的优化器等。它向上对接Tensorflow、Pytorch等深度学习框架,向下兼容GPU、CPU、ARM、TPU等硬件设备。
2021-03-30 |
TVM
,
编译器
【下载】Versal ACAP SelectIO资源架构手册
本文描述Versal™设备中可用的SelectIO™资源。
2021-03-30 |
AM010
,
SelectIO
,
Versal ACAP
matlab与FPGA数字滤波器设计(2)——Vivado调用IP核设计FIR滤波器
本讲在Vivado调用FIR滤波器的IP核,使用上一讲中的matlab滤波器参数设计FIR滤波器,下两讲使用两个DDS产生待滤波的信号和matlab产生带滤波信号,结合FIR滤波器搭建一个信号产生及滤波的系统,并编写testbench进行仿真分析
2021-03-30 |
Vivado
,
Matlab
,
数字滤波器
【视频】Vitis AI 简介 – Edge IP
本视频简要介绍了 Vitis AI Edge IP 的计划和架构,包括全新 1.3 版本中的新增功能。
2021-03-29 |
Vitis-AI
【线上活动】Xilinx Adapt China: Vivado
4月22日-23日,赛灵思举办 Adapt China:Vivado专场,特邀Vivado专家团队,与您分享 Vivado 在设计自动化集成、IP子系统复用和加速设计收敛等方面的方法和技巧。
2021-03-29 |
Vivado
matlab与FPGA数字滤波器设计(1)——通过matlab的fdatool工具箱设计FIR数字滤波器
本文以99阶FIR低通滤波器为例,学习使用matlab的fdatool工具箱设计滤波器,并将滤波器系数导出到.coe文件,联合Vivado进行FPGA的FIR滤波器设计
2021-03-29 |
Matlab
,
FIR滤波器
热门电子书PP4FPGAs第二次校对完成
中文版 Parallel Programming for FPGAs(pp4fpgas, FPGA并行编程-以数字信号处理为例)是本公众号最受欢迎的内容之一,中文书稿和开源项目截止目前已有数万的访问量。这本书也是许多不熟悉FPGA的开发者在从PYNQ入门后,进行算法硬件实现的第一本入门宝典
2021-03-29 |
pp4fpgas
,
PYNQ
赛灵思Vitis AI开发环境的正确安装姿势
赛灵思Vitis AI开发环境的正确安装姿势
2021-03-26 |
Vitis-AI
‹‹
459 中的第 268
››