跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
开放架构破局eFPGA困境,Zero ASIC Platypus要做下一个RISC-V?
精通 FPGA 优化:在 AMD Versal™ SoC 上实现高速数据传输与 AI 加速
利用 LSB 纠正技巧对中点值进行收敛舍入的用例
静态时序分析基础
建立时间,保持时间 为了确保寄存器在时钟沿稳定采集数据,那么必须要满足寄存器的建立,保持时间要求。 建立时间要求:在寄存器有效时钟沿之前至少Tsetup时间,数据必须到达且稳定。如下图所示。 保持时间要求:在数据采集有效时钟沿之后,数据必须维持最短Thold时间不变。如下图所示。 建立时间裕量计算 同步时序电路如下图所示。这里对后面一个寄存器进行建立时间裕量分析。
2018-11-29 |
静态时序分析
,
DSP
限时热卖:全套 TSN 硬件评估套件优享 30 天超低价!
促销价:1 万美元 (原价 27,366 美元) ,仅限 11 月 1 日 - 12 月 31 日! 这是一款面向时间敏感型网络(TSN)的评估套件,一个符合最新 TSN 标准的集成式高保障工业网络平台。全套产品 —— 包括硬件平台及 IP,优享 30 天超低价特惠,折扣低于 4 折。套件包括:
2018-11-29 |
TSN
,
时间敏感型网络
【视频】Amazon EC2 F1 SDAccel 开发者实验室
通过此自学教程,简要了解 AWS F1 和 SDAccel,使用 Amazon EC2 F1 实例逐步指导,以加速应用。在此虚拟开发者实验室中,您将连接到 F1 实例、体验 F1 加速,并使用 SDAccel 开发和优化 F1 应用。
2018-11-29 |
Amazon
,
EC2-F1
逻辑电平之CMOS Latch up(3)
作者:XCZ,来源:硬件助手微信公众号 本篇主要针对CMOS电平,详细介绍一下CMOS的闩锁效应。 1、Latch up 闩锁效应是指CMOS电路中固有的寄生可控硅结构(双极晶体管)被触发导通,在电源和地之间存在一个低阻抗大电流通路,导致电路无法正常工作,甚至烧毁电路。 Latch up是指CMOS晶片中,在电源VDD和地线GND(VSS)...
阅读详情
2018-11-29 |
CMOS
,
逻辑电平
Xilinx FPGA原语总结
作者:肉娃娃 原语,即primitive。不同的厂商,原语不同;同一家的FPGA,不同型号的芯片,可以也不一样;原语类似最底层的描述方法。使用原语的好处,可以直接例化使用,不用定制IP;即可通过复制原语的语句,然后例化IP,就可使用;Xilinx是通过直接修改原语中的参数再例化IP来使用;Xilinx公司的原语分为10类,包括:计算组件,IO端口组件,寄存器/锁存器,时钟组件,处理器组件,...
阅读详情
2018-11-29 |
UG799
,
Xilinx-FPGA
【震撼!】赛灵思FPGA+华芯通ARM CPU比传统 x86+GPU方案能效提升10倍!
作者:张国斌 今天,期盼已久的ARM服务器CPU终于正式量产了!---贵州华芯通半导体技术有限公司 (以下简称 “华芯通”) 在北京国家会议中心举办新品发布会,宣布其第一代可商用的ARM架构国产通用服务器芯片—昇龙4800 (StarDragon 4800) 正式开始量产。 作为华芯通推出的第一代产品,昇龙4800是兼容ARMv8架构的48核处理器芯片,采用10nm制程工艺封装,...
阅读详情
2018-11-28 |
DP-2400
,
今日头条
,
华芯通
,
昇龙4800
【视频】使用 Tcl 命令完成设计分析
使用 Vivado 设计套件中的各种设计分析特性。
2018-11-28 |
Tcl命令
Vivado HLS 程序优化(基础实例)
前言(本文基于赛灵思官方HLS文档UG871中的7.1节): 在使用高层次综合,创造高质量的RTL设计时,一个重要部分就是对C代码进行优化。 Vivado HLS拥有自动优化的功能,试图最小化loop和function的latency,为了实现这一点,软件会在loop和function上并行执行尽可能多的操作(比如说,在function级别上,...
阅读详情
2018-11-28 |
Vivado-HLS
在Zynq SoC上实现裸机(无操作系统)软件应用方案
Zynq™-7000 All Programmable SoC在单个器件上实现了ARM处理功能与FPGA逻辑独特的组合,因此需要双重的配置过程,同时需要考虑处理器系统和可编程逻辑。工程师会发现,其配置顺序与传统的赛灵思FPGA稍有差别。尽管如此,方法仍是相似的,生成引导镜像和完成配置存储器编程的难度不大。 虽然标准的FPGA配置实践一般只需要FPGA bit文件,...
阅读详情
2018-11-28 |
Zynq-7000
Video Codec – Xilinx EV系列Video Codec基本介绍
作者:圆宵,来源:FPGA那点事儿 随着视频应用场景和内容越来越丰富,对网络传输,存储,和AI智能分析带来了越来越高的需求和挑战。以一路FHD@60fps视频为例,其RAWDATA的带宽约为3Gbps;到了4K@60fps,带宽大约为12Gbps;到8K,带宽更是会到48Gbps。这样大的数据量,如果不进行压缩是没有办法进行传输和存储的。因此,从早年的MPEG2,到当下被广泛采用的H.264,H...
阅读详情
2018-11-27 |
今日头条
,
视频编解码
【视频】使用 QEMU 命令行运行 Bare-Metal 应用
本视频介绍了 Quick Emulator,该工具在硬件不可用时能够运行面向 Zynq UltraScale+ MPSoC 器件的软件。
2018-11-27 |
QEMU
PYNQ系列学习(四)——pynq与zynq对比(三)
上一期,我们重点学习了ZYNQ的PL开发,本期我们侧重于进行PS开发的学习。我们将在 VIVADO 开发环境下搭建 ARM+FPGA 的系统架构,并在 SDK 中编译软件实现软硬件联合开发。 本部分的学习,我们依旧借助得力的助手与伙伴——PYNQ_z2来完成。 一. 实验目的 1. 点亮开发板右下角三个灯 2. 输出“Hello,World!” 二. 实验要求 1. 在 VIVADO...
阅读详情
2018-11-27 |
PYNQ
,
PYNQ-Z2
,
Zynq
Falcon Computing 在赛灵思开发者论坛面向从事混合云工作的软件开发者推出 FPGA 加速解决方案
异构加速计算领域领导者 Falcon Computing 公司在 2018 年赛灵思开发者论坛 (XDF) 上推出运行在功能强大的新型赛灵思加速器卡 Alveo U200 上的 Merlin 编译器和 Falcon加速基因组学流水线。 Merlin 编译器让没有FPGA 专业技术的软件开发者也能获得赛灵思 FPGA 带来的优势,能为机器学习、金融、基因组学和数据分析等认知时代的应用提供高达...
阅读详情
2018-11-27 |
Alveo-U200
,
FPGA加速
【白皮书下载】:用 Zynq UltraScale+ MPSoC 满足汽车 ESD 和 SEED 要求
作者:James Karp、Michael J. Hart、Wai Kooi Wong、Krimo Semmoud、Desmond Yeo 赛灵思 ESD 白皮书 WP433 [参考资料 1] 总结了半导体行业的规模化趋势“摩尔定律”如何导致组件级 ESD 抗扰性的降低。从 28nm 7 系列器件开始,赛灵思 FPGA 的 ESD 抗扰性比前几代降低了约50%。为了补偿和减轻这种 ESD...
阅读详情
2018-11-27 |
ESD
,
SEED
,
WP500
逻辑电平之常见单端逻辑电平(2)
作者:XCZ ,来源:硬件助手微信公众号 本篇主要介绍常用的单端逻辑电平,包括TTL、CMOS、SSTL、HSTL、POD12等。 1、TTL电平 下面以一个三输入的TTL与非门介绍TTL电平的原理。
2018-11-26 |
逻辑电平
‹‹
451 中的第 424
››