All node

Versal GTM如何通过APB3总线读取attributes并计算误码率

PRBS误码测试时,通常需要计算误码率。如果使用IBERT,误码率可以在Vivado的GUI界面中读取

PCIe总线复位的四种类型

在PCIe(Peripheral Component Interconnect Express)总线系统中,复位信号是确保系统可靠启动和正常运行的重要机制。PCIe总线的复位主要有以下四种类型

UCIe 2.0规范发布,有四大亮点

8月6日,通用芯粒互联产业联盟(UCIe Consortium)宣布发布UCIe 2.0规范,这是对芯片互连技术的重要更新。

PCIe 7.0,最新分享

随着 PCIe 5.0 在数据中心和消费市场的部署不断升温,PCI-SIG 并没有闲着,而是已经开始着手让生态系统为 PCIe 规范的更新做好准备

瑞苏盈科FPGA应用于带宽(4.096 GS/s)信号的频谱监测

一位客户向我们提出了一个想法,希望我们设计一种解决方案,用于监测无线通信信号的频谱,以确保系统安全,即检测频谱中的意外活动

AMD EPYC 8004 系列处理器专为低功耗和空间受限的环境而设计

AMD EPYC 8004 系列处理器具有小型化的外形,是专为单路平台设计的高能效 CPU,它基于 “Zen 4c” 核心打造,凭借在单插槽平台上带来的出色的CPU能效

通信中有哪些数字调制技术?

微波通信所发送的信息需要由发射机调制后发出。典型的模拟通信的调制是幅度调制(AM)和频率调制(FM)

使用哪种方式可以将 MATLAB 算法转换到FPGA中运行?

FPGA在进行相关算法计算时,一般都会使用高级语言进行算法验证,目前比较常见的就是 MATLAB ,那么使用哪种方式可以将MATLAB中实现的算哒转换到FPGA中?

数字芯片设计验证经验分享(第三部分):将ASIC IP核移植到FPGA上——如何确保性能与时序

本系列文章从数字芯片设计项目技术总监的角度出发,介绍了如何将芯片的产品定义与设计和验证规划进行结合,详细讲述了在FPGA上使用IP核来开发ASIC原型项目时

CXL,AI时代的“运力”引擎

生成式人工智能的突然爆红,除了给算力芯片提出了更高的要求以外,传统系统设计无法满足计算需求的缺点也愈发明显。