合见工软发布基于VU19P FPGA器件的FPGA原型验证系统UV APS

UV APS产品系列能够帮助客户加速验证进度、提前进行软硬件集成开发与测试,其中UVAPS-VU19P-Quad采用了4个Xilinx Virtex Ultrascale+系列的VU19P FPGA器件,支持20台设备级联。给客户带来了平均1.4x仿真速度和1.6x容量的提升

Vitis 高级综合用户指南 (v2021.2)

本文描述如何使用 Vitis™ 高级综合工具。

瑞苏盈科Zynq UltraScale+ MPSoC开发套件助您大幅缩短FPGA设计导入时间

采用核心板模块可以显著降低上市时间和项目风险。基于Xilinx Zynq UltraScale+ MPSoC的Enclustra水星XU5是一个完整而强大的嵌入式处理系统,面积比信用卡还要小。将其插入一个针对特殊应用的底板就可以工作了

Vitis AI - 如何利用张量提升内存使用效率

在数据处理中,对原始数据进行重塑或重新排序并创建多个副本是很常见的行为。无论执行任何新步骤,都会创建新副本。随着程序的增大,占用的内存也会增大,我几乎从未考虑过这个问题,直到遇到了“内存不足”错误。

基于AD9371和Zynq UltraScale+ MPSOC 的多通道宽带通信平台

该文分析了多通道宽带通信平台需求和技术特征,提出了一种基于集成射频芯片AD9371 和Zynq UltraScale+ MPSOC 的多通道宽带通信平台解决方案

MicroBlaze 快速入门视频

该演示视频将为您展示如何使用处理器预设设计创建 MicroBlaze 处理器系统。

Xilinx系列FPGA 进位链延时实现简介

FPGA芯片的三个主要资源主要包括可配置逻辑单元(CLB)、存储单元、运算单元、一流的I / O资源和布线资源等。其中,CLB在FPGA中最丰富,在7系列的FPGA中,一个CLB中有两个Slice,Slice中包含4个LUT6、3个数据选择器MUX,两个独立进位链(Carry4,Ultrascale是CARRY8)和8个主轴。这里我们主要介绍Carry4。

Versal ACAP AI 引擎编程环境用户指南 (v2021.2)

本文描述 AI引擎的编程环境。

使用 Dialog PMIC 为 Kria SOM 优化供电

观看此视频,了解 Xilinx Kria K26 SOM 为何通过 Dialog Semiconductor 的加速应用和优化供电解决方案实现强大的 AI 解决方案。

Vivado ML 2021.2 发布更新

2021.2 的新增功能:全新器件支持:Artix® UltraScale+™: XCAU20P 和 XCAU25P​;改进的智能设计运行以实现按钮时序收敛;Vivado® 中提供了全新的示例设计;增强高层次综合流的易用性