学会Zynq(5)GPIO中EMIO的使用方法

EMIO就是PS控制PL资源的简单例子。EMIO就是可扩展的MIO,当与PS直接相连的MIO不够用时,可以使用EMIO做“扩展”。使用体会上,感觉就是ARM直接控制了PL部分的管脚。GPIO的bank2和bank3就是通过EMIO接口与PL相连的,本文将先通过PS控制PL部分流水灯的实例感受下EMIO的使用,然后再介绍EMIO相关的基本概念

在Linux/U-Boot里为QSPI Flash使用UBIF

UBIFS是更强壮的FLash文件系统。很多嵌入式系统都使用了UBIFS。Xilinx PetaLinux 2018.2也支持UBIFS。只需要在Linux/U-Boot里添加相关配置选项,就能为QSPI Flash创建UBIFS。

ZYNQ开发(二)GPIO配置

ZYNQ的GPIO由4个BANK组成,其体系结构如图1所示。其中Bank0有32个GPIO引脚,Bank1有22个引脚,共54个GPIO引脚直接通过MIO连接到PS上,每个引脚可以通过寄存器的设置来确定该引脚为输入、输出或者中断,因为54个MIO引脚直接连接在PS上,像其他普通ARM一样,不需要通过XPS进行硬件配置,直接通过SDK编程即可

如何破解两把“剪刀差”加速AI落地?Xilinx给出了答案

在近日举办的第八届EEVIA年度中国ICT媒体论坛暨2019产业和技术展望研讨会上,人工智能也是其中的一个重要主题。自适应和智能计算的全球领先企业赛灵思公司人工智能市场总监刘竞秀在“FPGA — 人工智能计算的加速引擎”的主题演讲中开场就对“智能+”概念作出了通俗的诠释

Xilinx FPGA师资周末集训营天津站 圆满成功

2019年4月20日-21日, 2019依元素科技Xilinx FPGA师资周末集训营在河北工业大学顺利开营,本次集训营由依元素科技- Xilinx 大学计划-河北工业大学电子信息工程学院联合举办。参加此次培训活动的除了电子信息工程学院的老师以及部分学生,还有来自北京邮电大学、天津理工大学、天津职业技术师范大学、包头师范学院的老师

【视频】HLS 流水线实现高性能

描述了用于提高设计吞吐量的 HLS PIPELINE 指令

三城联动,Xilinx 工业物联网研讨会报名进行时!

2019年5月14日-21日, 赛灵思将在上海、深圳、北京三大城市,携手生态合作伙伴及本地成功用户, 结合实际应用案例,为中国用户全面分享和阐述赛灵思最新的工业物联方案, 期待为更多地中国用户带来创新的灵感, 碰撞出后更多创意的火花,共同拥抱并共赢此次工业界的第四次变革

【重磅消息】Xilinx 宣布收购 Solarflare

通过此次收购案,赛灵思能够将其业界领先的 FPGA、MPSoC 和 ACAP 解决方案与 Solarflare 的超低时延网络接口卡(NIC,网卡)技术以及 Onload 应用加速软件相结合,从而实现全新的融合 SmartNIC 解决方案,加速赛灵思的“数据中心优先”战略及向平台公司转型之路。

Zynq开发(一)新建工程

1. 打开vivado2017.4,在出现的对话框中选择创建一个工程,如图所示。这一步是为了创建一个ZYNQ的工程。2. 点击创建工程后,出现对话框如图所示,然后点击对话框中的下一步。这一步表示这是一个创建工程的向导,通过该向导去新建一个工程。3,此时会出现一个对话框如图所示,这一步给工程命名,并且确定工程的保存路径

Xilinx 乘法器IP的使用

软件工具: Vivado

一、配置Multipiler

按照以下进行配置。

重点说一下流水线级数,这里选择5,说明时钟使能后5个周期可以输出结果。

二、编写代码
生成的模块: