ACAP

ACAP(Adaptive Compute Acceleration Platform)是赛灵思(Xilinx)公司提出的概念,表示一种自适应计算加速平台。ACAP 是在 FPGA(可编程门阵列)的基础上演进而来的,结合了 FPGA 的灵活性和可编程性以及 ASIC(专用集成电路)的性能和效率。

ACAP 旨在应对多样化、动态性和高度定制化的计算需求。与传统的 FPGA 不同,ACAP 具有更高级别的自适应性,能够在运行时重新配置其硬件架构,以适应不同的工作负载。这种动态适应性使得 ACAP 在处理各种任务时能够更加高效地利用硬件资源。

【视频】什么是 ACAP?(中文字幕)

本视频通过不到一分钟的时间介绍了自适应计算加速平台。这是一项了不起的创新,它将异构加速的强大功能与软件和芯片可编程特性结合在一起。 ACAP 将为任何应用和任何开发人员提供一个平台,帮助他们去革新计算领域的格局。

Versal ACAP,APU - 持续逐出与互连反压相结合可能导致写回无分配存储发生停滞

在任何一致的 ACE 系统中,启用 WriteUnique/WriteLineUnique (WU/WLU) 传输事务后,如果在有一项或多项高速缓存逐出事务处于暂挂状态时尝试执行存储,那么写回无分配 (WBNA) 存储可能发生停滞。

终于等到你!Xilinx 展台如约而至,三大板块圈粉AUTO TECH 2021!

5月的羊城,一路盛开的火红的凤凰花,似乎在代表广州这个年产汽车中国第一的城市,热情迎接来自全国各地的Auto Tech 展商及观众。赛灵思及合作伙伴技术与商务专家云集羊城,希望借助 Auto Tech 这样的行业平台和广州深厚的产业影响力,让赛灵思面向下一代的智能驾驶开发平台和解决方案,赋能更多的创新者。

直播 | 如何在Alveo Versal上快速部署AI推断 - VCK5000助力软件/AI开发升级

赛灵思近期推出重磅活动,2495 美元的优惠价购买用于 AI 推断的 VCK5000 Versal™ 开发卡,VCK5000 的计算能力比当前的服务器级 CPU 高 100 倍,MLPerf 推断性能也高于当前的服务器级 GPU,是云加速和边缘计算应用的理想开发平台。

支持 PCIe Gen 5,Versal Prime 系列更强了!

今年 4 月,赛灵思取得了令人激动的阶段性成果,即宣布实现 Versal™ AI Core 系列和 Versal Prime 系列的全面量产和付运。对于 Versal Prime 系列而言,这意味着 Vm1xxx 的首批量产器件进入供货状态;VM1xxx 器件可支持 PCIe® Gen 4 和 32G GTY 收发器

开发者分享 | 如何在 Versal 平台实现两个 PS I2C 控制器的回环

I2C 总线的两根信号线 SCL 和 SDA 需要上拉才能正常工作,当板卡上没有合适的硬件设置或者没有合适的 I2Cslave 设备,我们就无法进行 I2C 软件测试。那么是否可以将两个 PSI2C 控制器通过 EMIO 接口互连起来呢?

Versal ACAP RPU - 为调试寄存器 DBGDRAR 设置的值错误

每个 RPU 处理器都有 1 个 DBGDRAR 寄存器,其中包含 CoreSight 根 ROM 表的地址。但读取此寄存器时会返回错误的地址 0xfe800003。正确的返回地址应为 0xf0800003。尝试访问包含错误地址的 CoreSight 根 ROM 表将导致 RPU 处理器发生软件异常。

【视频】SmartLynq+ 模块教程

SmartLynq+ 模块教程视频介绍了如何在 Versal ACAP 设计中包括高速调试端口,并演示了 SmartLynq+ 模块配置和 Linux 映像下载流程。

Versal™ 架构如何助力启动设计(中文字幕)

本视频介绍Versal自适应计算加速平台ACAP。介绍了Versal中的仿真和调试功能。

Versal ACAP,APU - 跟踪系统中发生 ATB 停滞可能引发处理器死锁

处理器可使用等待事件 (wait for event, WFE) 或等待中断 (wait for interrupt, WFI) 机制来进入低功耗状态。仅当嵌入式跟踪宏单元 (Embedded Trace Macrocell, ETM) 耗尽 AMBA ATB 接口上的所有跟踪字节后,处理器才能进入低功耗状态。