All node

Vitis加速设计

Vitis官方文档主要有两个ug1400和ug1393 ,ug1400主要针对嵌入式软件设计,ug1393针对应用加速设计。本文结合以上两个文档,主要针对Zynq®-7000 SoC,和Zynq® UltraScale+™ MPSoCs应用加速开发流程进行简要介绍。

【科普】FPGA 的布局规划艺术

布局规划是为设计增加布局布线约束的过程。一个大型高速设计的布局规划是实现时序收敛的关键。好的布局规划可以大大提高设计性能,并确保设计结果的质量。差的布局规划具有相反的效果,使其无法满足时序约束,并导致设计结果与预期不符

Imagination社区轮播广告

赛灵思社区

芯和半导体中文社区轮播广告

电机控制系统设计轮播广告

用于 Versal ACAP 的 DPUCVDX8G (v1.0)

本文介绍 DPUCVDX8G,这是一种可配置的计算引擎,针对具有 AI 引擎的 Versal ACAP 设备中的卷积神经网络进行了优化。

AWS 和赛灵思:在亚马逊 EC2 F1 实例上全球开发和部署加速应用

本视频介绍了如何在Amazon EC2 F1实例上面向全球进行加速应用的开发和部署。

Imagination开发者系列课程第二期:PowerVR 工具和SDK

第二期课程将详细介绍 PowerVR SDK 和工具,以及这些工具如何帮助开发人员进行开发。

适用于 AWS IoT Greengrass 的 Xilinx KV260 入门指南

KV260 是一款功能齐全的评估套件,能够利用预先构建的加速应用程序为 K26 SOM 上的生产部署快速开发独特的解决方案。