All node

经验分享 | 初学者对ZYNQ7000的一些疑问(二)

选择了xilinx zynq7z035ffg676这个型号的板子,是因为需要做定位通信的项目。AD9361+ZYNQ 的组合,因为需要自己一个人做PL和PS端的工作,这两部分的很多细节我都不了解,于是我向老板的一个专门做这块的朋友请教了我的一些问题,下面继续来整理一下。

赛灵思 XA Zynq® UltraScale+™ MPSoC 平台助力宏景智驾开发 L1-L4 全栈式自动驾驶解决方案

赛灵思车规级 XA Zynq®UltraScale+™ MPSoC 平台提供了特有的自适应能力及高性能计算能力,完美契合宏景智驾 ADCU产品需求,促成了其名为“双子星 (Gemini)”的软硬一体化自动驾驶计算平台 ADCU 的成功推出。

与 Xilinx 探索数据中心自适应计算的未来

Xilinx 为您引入一种突破性的新架构,该架构支持可分解的、可动态重配置的数据中心基础架构。 它被称为“可组合数据中心”,可提供世界最佳的可扩展性能,具备低延迟、可快速重配置等特性,以适应不断变化的工作负载,并可显着降低 TCO。

AnDAPT 推出六种电源方案

AnDAPT近日推出六种新型PMIC解决方案,以便能够为Xilinx ZU+ MPSoC FPGA系列和Xilinx定义用例的多个电源轨供电。AnDAPT与Xilinx开展密切合作,提供可加速各种工业及计算应用(包括工业(电机控制、可编程逻辑控制、物联网(IoT))、医疗、网络和数据中心设备。)电源研发周期的设计。

Versal ACAP,APU - 跟踪系统中发生 ATB 停滞可能引发处理器死锁

处理器可使用等待事件 (wait for event, WFE) 或等待中断 (wait for interrupt, WFI) 机制来进入低功耗状态。仅当嵌入式跟踪宏单元 (Embedded Trace Macrocell, ETM) 耗尽 AMBA ATB 接口上的所有跟踪字节后,处理器才能进入低功耗状态。

新致华桑推出基于Virtex UltraScale FPGA的第四代大规模原型验证系统

近年来,中国国内芯片市场发展迅速,而与之对应的芯片验证,仿真和测试的需求也急剧增加。Newtouch 希望借助最先进的FPGA 技术,升级其PHINEDesign FPGA 原型开发平台。该平台的前三代均基于赛灵思FPGA 平台而开发,其最近两代基于赛灵思Virtex®-7 2000T FPGA 和Virtex® UltraScale™ VU440 FPGA。

【工程师分享】扩展MPSoC中断

MPSoC是带ARM处理器和FPGA(PL)的SoC,包含4核A53及其常用外部模块(PS)。A53(PS)使用Arm GIC-400,属于GICv2架构。如果想了解GIC-400的具体细节,请参考文档APU GIC: CoreLink GIC-400 Generic Interrupt Controller, DDI 0471B, r0p1。

经验分享 | 初学者对ZYNQ7000的一些疑问(一)

依稀记得,当我第一次接触ZYNQ的时候,是在一个从零开始的项目中,可以说是需求都没确定,只是需要FPGA与ARM结合的平台,在迷茫的选择中,我选择了xilinx zynq7z035ffg676这个型号的板子

使用视觉 AI 入门套件实现 AI Box 加速应用

本演示概述了智能相机应用,并指导用户如何设置环境、运行加速应用以及从应用自定义 AI 模型以及生成基准测试数据。

面向 Zynq UltraScale+ MPSoC/RFSoC 的设计咨询 - PS LPDDR4 DRAM 器件需启用 WDQS 控制信号

JEDEC LPDDR4 规范 JESD209-4B 的最新发布版本引入了在每次写操作突发前后都将 DQS_c 驱动至高位并保持一段时间的要求(4.13 写操作和屏蔽写操作 DQS 控制信号(WDQS 控制信号)