All node

【干货分享】Xilinx Linux V4L2视频管道(Video Pipeline)驱动程序分析

Xilinx提供了完整的V4L2的驱动程序,Xilinx V4L2 driver。处于最顶层的驱动程序是V4L2框架的视频管道(Video pipeline)驱动程序,也叫桥驱动程序(bridge driver),主要代码在文件xilinx-vipp.c中。在V4L2框架中,整个视频管道(Video pipeline)可以通过媒体设备(/dev/media)配置

大咖投稿| Vitis培训课后感附详细技术解析(上)

Ultra96是第三方一款性价比较高的低成本可以用于AI的开发板,比较适合教学工作。但官网上仅有2018.3的不含Wifi的DPU和不含DPU的Ultra96 BSP的硬件文件,既没有含Wifi和DPU双重功能的BSP,更没有最新的2019.2 BSP文件和Vitis平台的文件,这是我们应用最新的Vitis AI软件的最大障碍

2020 研电赛设“抗击疫情”奖,双万元 Xilinx 专项奖花落谁家?

以“创意有你,未来可期”为主题的第十五届中国研究生电子设计竞赛日前正式开赛。为激励设计与现实应用的密切结合并支持全球新冠状肺炎的抗疫及复工复产,本届赛事特设“抗击疫情”专题奖。本届竞赛中,赛灵思设置了多项企业专项奖,包括最佳作品奖、AI 专项奖和优秀作品奖

Modelsim的简单使用

对于FPGA开发而言,仿真是开发流程中必不可少的一步,也是非常重要的一步,仿真是将RTL代码模拟运行,得到module中信号波形,再进行功能分析的过程。强大的功能与速度兼具的modelsim仿真就是你开发过程的最合适的选择了,下面我以简单的24进制计数器带各位熟悉modelsim仿真流程及波形

【开发必看】一文了解Xilinx 的“全局”

现场可编程门阵列 (FPGA) 具有诸多特性,无论是单独使用,抑或采用多样化架构,皆可作为宝贵的计算资产;但是许多设计人员并不熟悉 FPGA,亦不清楚如何将这类器件整合到设计中。解决办法之一是深入研究主要供应商提供的 FPGA 架构及相关工具;本文则从 Xilinx 产品系列开始着手

FPGA加速神经网络的矩阵乘法

本文描述了为实现深度学习神经网络推理应用程序中的矩阵乘法加速而设计的大型乘法脉动阵列的实现和评估。

【问答】如何将 Alveo 数据中心加速卡还原到出厂映像?

有两种方法可以将 Alveo 数据中心加速卡上 Quad SPI 部件的内容还原为出厂映像。 本答复提供一般性说明,以及带逐步说明的文档的参考。

JESD204 IP核的AXI4-lite接口协议读写

本篇介绍AXI4-Lite接口协议的数据读写操作~

【干货分享】升级Zynq-7000 XIP 参考设计到Xilinx SDK 2018.3

有些应用中,单板没有DDR,OCM又不够存储所有数据和指令。这种情况下,Xilinx提供了参考设计Zynq-7000 AP SoC Boot - Booting and Running Without External Memory,把代码和只读数据放在QSPI Flash中运行程序,这就是execute in place (XIP)。

变心?数字下变频!!!

数字下变频是一种广泛应用于数字无线电接收机的数字信号处理技术,其主要目的是经过数字混频将A/D转换输出的中频信号搬移至基带,然后通过滤波,抽取完成信道提取的任务,主要的电路模块由四部分组成:数控震荡、数字混频、数字滤波、采样抽取。