跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
技术
硬件接口协议之“JTAG”
本文主要介绍JTAG总线的引脚定义、接口标准、边界扫描和TAP控制器。JTAG(Joint Test Action Group;联合测试行动小组)是一种国际标准测试协议(IEEE 1149.1兼容),主要用于芯片内部测试。
2019-09-02 |
JTAG
,
硬件接口
ZYNQ常用外设设计 (上)
ZYNQ学习过程中一个重要环节是进行调试,当然在SDK中进行调试时,设置断点进行单步调试非常高效。但是ZYNQ中毕竟涉及到FPGA的硬件部分,于是如果可以通过UART与ZYNQ器件进行双向的通信会使得调试非常方便。
2019-08-30 |
Zynq
,
ZYBO
基于FPGA蓝牙通信技术的智能电子锁系统
随着人们安防意识的不断增强和智能技术的持续发展,针对用户对安全系数高的智能电子锁的需求,使用FPGA蓝牙通信技术设计了基于FPGA蓝牙通信技术的智能电子锁系统。通过手机APP直接控制电子锁,对电子锁进行双重加密处理,具有开锁、修改密码,管理员控制用户开锁信息表,增添和删除能开锁的用户信息等功能。经测试,系统使用方便,动态灵活,安全可靠
2019-08-30 |
FPGA
,
蓝牙通信技术
,
智能电子锁系统
,
Ego1
硬件接口协议之“I2C操作流程”
本文主要介绍I2C总线的读写操作流程。I2C总线的操作包括读和写,具体的操作流程如下:
2019-08-30 |
硬件接口
,
I2C总线
【Vivado约束学习】 时钟网络分析
时钟网络反映了时钟从时钟引脚进入FPGA后在FPGA内部的传播路径。报告时钟网络命令可以从以下位置运行:
2019-08-30 |
时钟网络
Xilinx APU ,RPU特点及通信
Zynq UltraScale+ MPSoC的PS有以下主要特点:一个四核64位ARM Cortex-A53处理器,带L1和L2级缓存和ECC功能,可单独上电和关电;Cache一致性互联单元为PS和PL提供双向Cache一致性保证;SMMU(系统内存管理)单元用于PS和PL虚拟内存管理;双核ARM Cortex-R5F处理器(带浮点扩展),可运行在锁步模式或独立工作模式
2019-08-29 |
一张图理解区分各种傅利叶
本文只涉及各种傅利叶之间的概念关系,不考虑数学严谨性。
2019-08-28 |
傅利叶
【Vivado约束学习】 IO延时约束
要在设计中精确建模外部时序,必须为输入和输出端口提供时序信息。Xilinx Vivado集成设计环境(IDE)仅在FPGA边界内识别时序,因此必须使用以下命令指定超出这些边界的延迟值
2019-08-28 |
Vivado
,
时序约束
硬件接口协议之“I2C总线简介”
本文主要介绍I2C总线相关的一些基本概念、通信流程、同步和仲裁、模式切换等。
2019-08-28 |
I2C总线
ZYNQ开发基本流程
ZYNQ内部的总体框架如所示,PS中包含2个ARM Cortex-9的内核,一些基本的外设扩展口以及Memory接口。PS和PL的相互通信通过两个通路完成,分别是GP(General Purpose)Ports和HP(High Performance)Ports。GP Ports包含2个Master接口和2个Slave接口,符合标准的AXI协议数据位宽是32bit。HP Ports包含4个接口,...
阅读详情
2019-08-26 |
Zynq
从hello world到LED驱动
本篇从hello world开始,简要介绍驱动的基本结构,然后再进一步介绍LED硬件的搭建,以及驱动的编写,设备树的修改。让大家对linux驱动有一个基本的认识。
2019-08-26 |
linux驱动
【Vivado约束学习】 时钟约束
在数字设计中,时钟代表从寄存器(register)到寄存器可靠传输数据的时间基准。Xilinx Vivado集成设计环境(IDE)时序引擎使用ClocK特征计算时序路径要求,并通过松弛计算报告设计时序裕度(Slack)。
2019-08-23 |
时钟约束
极致奢华,真正全可编程异构SoC开发套件MYD-CZU3EG评测
米尔科技推出的MYD-CZU3EG开发套件搭载的就是UltraScale+ MPSoC平台器件 — XCZU3EG,它集成了四核Cortex™-A53 处理器,双核 Cortex™-R5 实时处理单元以及Mali-400 MP2 图形处理单元及 16nm FinFET+ 可编程逻辑相结合的异构处理系统,具有高性能,低功耗,高扩展等特性,除了这款异构SOC之外,板子还搭载了丰富的接口和完善的开发资料
2019-08-23 |
MYD-CZU3EG
什么是锁存器、触发器,如何区分?
锁存器(latch)是电平触发的存储单元,数据存储的动作取决于输入时钟(或者使能)信号的电平值,仅当锁存器处于使能状态时,输出才会随着数据输入发生变化。简单地说,锁存器有两个输入,一个是有效信号EN,一个是输入数据信号DATA_IN,有一个输出Q,它的功能就是在EN有效的时候把DATA_IN的值传给Q,也就是锁存的过程。
2019-08-22 |
锁存器
,
触发器
稀疏LSTM硬件架构
本文介绍稀疏LSTM的硬件架构,一种是细粒度稀疏化,权重参数分布随机,另外一种是bank-balance稀疏化。
2019-08-21 |
LSTM
‹‹
140 中的第 105
››