跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
开放架构破局eFPGA困境,Zero ASIC Platypus要做下一个RISC-V?
精通 FPGA 优化:在 AMD Versal™ SoC 上实现高速数据传输与 AI 加速
利用 LSB 纠正技巧对中点值进行收敛舍入的用例
如何使用 AXI Interrupt Controller 处理超过 16 次中断
本篇博文主要讲解在 PL 中从 IP 核到 PS 之间需要完成含超 16 次中断的布线的情况下,该如何使用 AXI Interrupt Controller (INTC)
2022-08-23 |
AXI-GPIO
AMD PetaLinux 2022.1中部分语法改变
最新的AMD PetaLinux 2022.1,不支持IMAGE_CLASSES_remove、IMAGE_FSTYPES_DEBUGFS_remove、PREMIRRORS_prepend
2022-08-23 |
PetaLinux 2022.1
使用 Kria SOM 和 Vision AI 入门套件开始设计
本演示概述了 Kria SOM 和视觉 AI 入门套件,并指导用户开始使用该套件进行设计。
2022-08-23 |
KRIA
,
Vision
,
AI入门套件
,
每日头条
FIFO 最小深度计算
当我们需要在两个模块之间进行数据的传输,并且两个模块的时钟是不同的,当一定数量数据传输时为了避免数据出现丢失
2022-08-23 |
FIFO
启动 VMAccel 控制台并在 VCK5000 上运行 Zebra
本视频介绍Xilinx VCK5000 PCIe 加速卡上启动实例并运行 Zebra AI 软件示例
2022-08-22 |
VMAccel
,
VCK5000
,
Zebra
FPGA布线拥塞主要原因及解决方法
在FPGA开发设计中,我们可能会经历由于资源占用过高的情况,例如BRAM、LUT和URAM等关键资源利用率达到或超过80%
2022-08-22 |
FPGA布线
,
每日头条
FPGA助威,AMD“大杀四方”
自适应计算,这一创新理念可以给行业带来什么?加入AMD之后,赛灵思(Xilinx)给出了更丰富的答案。
2022-08-22 |
FPGA
,
AMD
,
自适应计算
ibert测试gth
在光纤通信开发中,ibert ip会经常用到,它不但可以用来测试误码,测试眼图,还可以通过调整参数使眼图达到比较理想的状态。
2022-08-22 |
光纤通信
TRIDENT: 基于FPGA的Poseidon哈希算法硬件加速方案
该项目基于AMD Xilinx Varium C1100 FPGA加速卡,为 Filecoin 区块链应用中的Poseidon哈希算法提供了一套完整的硬件加速方案。
2022-08-19 |
TRIDENT
,
硬件加速
,
Poseidon
,
每日头条
亚科鸿禹发布面向硬件辅助验证的高效并行逻辑综合解决方案--hsSynth!
hsSynth打破对大规模设计进行完整综合的执行惯性,对用户RTL级设计进行模块级拆分定义
2022-08-19 |
hsSynth
,
FPGA原型验证
VMAccel 登录和实例创建
参阅分步说明,登录并创建面向 Xilinx VCK5000 PCIe 加速卡的 Mispology Zebra AI 软件实例。
2022-08-19 |
VMAccel
,
VCK5000
数字信号处理(一):Xilinx Vivado DDS IP核设计实例
本文我们通过例化Xilinx公司的DDS IP核来产生混频器本振输入频率,并给出Modelsim仿真测试结果。
2022-08-19 |
Vivado
,
数字信号处理
,
DDS
在UltraScale系列FPGA上实现LVDS 1:7接收视频数据
本文介绍Xilinx® UltraScale FPGA实现LVDS 1:7接收数据解串
2022-08-18 |
UltraScale
,
每日头条
基于PYNQ的家庭自动化系统
使用 PYNQ 和 Zigbee 创建一个简单且可扩展的家庭自动化系统。
2022-08-18 |
PYNQ
,
家庭自动化系统
,
ZIGBEE
Xilinx:K7 DDR3 IP核配置教程
MIG IP控制器是Xilinx为用户提供的一个用于DDR控制的IP核,方便用户在即使不了解DDR的控制
2022-08-18 |
DDR3
,
IP核
‹‹
451 中的第 174
››