跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
利用 LSB 纠正技巧对中点值进行收敛舍入的用例
驱动工业机器人,电机控制开发如何快速上手?
Microchip PolarFire® FPGA为机器人打造“最强大脑”
如何用第三方仿真器单独进行IP仿真
本篇文章旨在帮助用户更深入理解IP的仿真模型及如何仿真
2023-11-23 |
仿真器
,
IP仿真
,
每日头条
Zynq UltraScale+ MPSoC 助力 Bolin 视频处理引擎摄像头
Bolin 的 R9 与 EX Ultra SDI-over-IP 摄像头采用 AMD Zynq UltraScale+ MPSoC
2023-11-23 |
Bolin
,
视频处理
,
MPSoC
,
每日头条
【FPGA数学运算】verilog无符号数与有符号数,怎么才能不用错?
今天我们来聊一聊verilog中的“有符号数”和“无符号数”
2023-11-23 |
FPGA
,
Verilog
,
数学运算
面向工业应用的FPGA图像处理
本项目中,我们将使用AMD AC701评估板,在AMD Artix™ 7 FPGA上创建图像处理管道
2023-11-22 |
FPGA
,
图像处理
,
Artix-7
AI 引擎系列 6 - 在 Vitis 分析器中分析 AI 引擎编译结果(2022.1 更新)
本文将在 Vitis™ 分析器中详解编译汇总文件,其中提供了有关编译的大量实用信息。
2023-11-22 |
AI引擎
,
Vitis
研讨会回放|使用Vitis DSP库和Vitis Model Composer在AI引擎上进行信号处理
如何使用 Vitis 加速流程和 Vitis Model Composer 流程开发带有 DSP 库的 AI Engine 内核
2023-11-22 |
Vitis
,
AI引擎
,
DSP
Xilinx高速收发器GTX/GTH的架构简述
XILINX高速收发器GTX/GTH高速串行通信的收发器,它可以支持多种协议
2023-11-22 |
收发器
,
GTX
,
GTH
DPU Fingerprint详解
本文将会详细介绍关于DPU Fingerprint的相关内容,并提供此类校验失败问题的检查手段和解决方案。
2023-11-21 |
DPU
,
Vitis-AI
,
每日头条
如何搞定通信物理层?
本文梳理在无线通信中,物理层通常会包含哪些内容,以及如何落地实现
2023-11-21 |
通信物理层
,
无线通信
怎样读取Xilinx FPGA芯片的设备标识符---DNA
简单介绍一下xilinx FPGA的DNA,及怎么读取出来
2023-11-21 |
FPGA
,
DNA
科通技术携手AMD 解码专业音视频及工业医疗图像新趋势
当前专业音视频和 AI 医疗器械市场处于高速发展阶段,特别是 AI 医学影像在应用上已经实现了价值链闭环
2023-11-21 |
音视频
,
工业医疗
,
图像处理
AMD EPYC 9554处理器,兼具多核心与高频率
AMD EPYC 9554处理器是第四代AMD EPYC处理器家族中的主流型号
2023-11-20 |
EPYC
,
Zen-4
,
AMD
,
每日头条
用 HLS 实现 UART
UART 是一种旧的串行通信机制,但仍在很多平台中使用
2023-11-20 |
HLS
,
UART
YunSDR Y790:8通道,单通道最高2GHz带宽
YunSDR Y790基于第三代Xilinx Zynq UltraScale+ RFSoC构建
2023-11-20 |
无线电
,
YunSDR
,
威视锐
PCIe 6的演进与洞察
PCle 6.0规范中所有功能的更改都是考虑到需要进行优化以跟上更高的吞吐率
2023-11-20 |
PCIe-6
‹‹
450 中的第 93
››