跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
技术
工程师必读:SoC 与 FPGA 电源分配设计的注意事项
本文内容总结了工程师在 SoC 与 FPGA 电源设计中需要特别注意的要点。
2025-08-22 |
FPGA
,
电源设计
基于Nios® V处理器的Agilex®7 Mailbox Client IP应用实践(下)— 读取芯片ID和温度
本文将继续为大家展开说明如何使用 Nios® V 读取芯片 ID 和温度。
2025-08-22 |
Agilex-7
,
Nios-V
,
骏龙科技
LLCR技术:单PLL接收多路LVDS
西安智多晶微电子推出的LLCR技术,使用本地PLL产生高速时钟,通过相位跟踪,对接收的LVDS信号进行实时跟踪,实现LVDS数据接收。
2025-08-21 |
LLCR技术
,
LVDS
,
智多晶
高扇出信号线优化技巧(上)
高扇出信号线 (HFN) 是具有大量负载的信号线。作为用户,您可能遇到过高扇出信号线相关问题,因为将所有负载都连接到 HFN 的驱动程序需要使用大量布线资源
2025-08-20 |
高扇出信号线
,
AMD
,
今日头条
Versal System Monitor偶发性电压最大值和最小值采集错误的调试与解决
本文将以 Versal 系列 System Monitor(以下简称SYSMON) 出现的偶发性错误为案例,探讨在面对此类难以复现问题时,工程师应如何构建有效的调试方案
2025-08-19 |
SysMon
,
Versal
,
偶发性错误
开发者需要了解的 FPGA 设计要点
在专用半导体中,现场可编程门阵列(FPGA)因其灵活性和高效性,正在成为推动计算创新的重要力量。
2025-08-18 |
FPGA设计
基于 Nios® V 处理器的 Agilex®7 Mailbox Client IP 应用实践 (上) — FPGA 多镜像切换
本文主要介绍了在 Altera Agilex® 7 FPGA 平台上,通过 Nios® V 软核处理器操作 Mailbox Client IP 实现 FPGA 多镜像切换的参考方案。
2025-08-15 |
Agilex-7
,
骏龙科技
,
多镜像切换
,
Nios-V
借助FPGA实现超级高铁的实时控制
现代交通的演进正加速推动对控制系统的需求——这类系统不仅要快速精准,还需具备较高的适应性与效率。莱迪思FPGA以低功耗、可编程逻辑为各行业工程师赋能
2025-08-14 |
FPGA
,
Swissloop
,
MachXO3
,
超级高铁
HLS Direct IO的介绍
Vitis HLS 提供了一个C++模板hls::direct_io用于在执行中修改kernel标量/内存偏移参数。当然如果要使用Direct IO需要注意几点:
2025-08-12 |
Vitis HLS
,
AMD
为什么DC-DC转换器应尽可能靠近负载的负载点(POL)电源?
效率和精度是两大优势,但实现POL转换需要特别注意稳压器设计。接近电源,这是提高电源轨的电压精度、效率和动态响应的最佳方法之一
2025-08-05 |
DC-DC转换器
,
PoL转换器
,
ADI
,
LTC3310S
RFDC 应用流程 - 在 ZCU208 评估板上通过传统 Vitis 和 Vitis IDE 来运行 xrfdc_read_write_example
本篇博文演示了在 ZCU208 评估板上运行简单的 RFDC 示例的不同 Vitis™ 流程。此处使用的是 xrfdc_read_write_example,但并不限制您实现自己的应用
2025-08-04 |
ZCU208
,
Vitis
,
RFDC
在 AMD Versal™ 自适应 SoC 上使用简单的 QEMU + 协同仿真示例
本文将使用 Versal VCK190 和 Vivado 2024.2 来生成仿真环境。
2025-07-30 |
Versal
,
VCK190
,
QEMU
MPSoC A53 AMP模式配置
本文主要描述Zynq UltraScale+ MPSoC中APU多个A53,怎么设置成AMP非对称处理模式,让整个系统既能满足性能要求,也能满足实时性要求。
2025-07-30 |
MPSoC
,
EtherCAT
,
每日头条
VPK120板卡修改8A34001时钟频率
本文将详细介绍如何在 VPK120 上修改 8A34001 时钟频率的完整流程,包括所需工具准备、配置修改、文件部署与最终验证,帮助用户快速完成定制化时钟配置。
2025-07-29 |
VPK120
,
8A34001
,
时钟频率
智多晶QSGMII IP介绍
QSGMII旨在将4个GMII接口转换为一个统一的5Gb/s速率的SERDES接口,极大地减少了PHY与MAC间连接所需的信号接口数量。
2025-07-24 |
智多晶
,
QSGMII
‹‹
145 中的第 4
››